ホーム ロジックと電圧変換 フリップ・フロップ、ラッチ、レジスタ JK フリップ・フロップ

CD74HCT73

アクティブ

ハイスピード CMOS ロジック、リセット搭載、デュアル、ネガティブ エッジ トリガ J-K フリップ フロップ

製品詳細

Number of channels 2 Technology family HCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Input type TTL Output type Push-Pull Clock frequency (MHz) 24 Supply current (max) (µA) 80 IOL (max) (mA) 6 IOH (max) (mA) -6 Features Balanced outputs, Clear, High speed (tpd 10-50ns), Negative edge triggered, Positive input clamp diode Operating temperature range (°C) -55 to 125 Rating Catalog
Number of channels 2 Technology family HCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Input type TTL Output type Push-Pull Clock frequency (MHz) 24 Supply current (max) (µA) 80 IOL (max) (mA) 6 IOH (max) (mA) -6 Features Balanced outputs, Clear, High speed (tpd 10-50ns), Negative edge triggered, Positive input clamp diode Operating temperature range (°C) -55 to 125 Rating Catalog
PDIP (N) 14 181.42 mm² 19.3 x 9.4 SOIC (D) 14 51.9 mm² 8.65 x 6
  • クロック入力にヒステリシスを備えることで、ノイズ耐性を向上させ、立ち上がり / 立ち下がり時間が大きい入力にも対応
  • 非同期リセット
  • 相補出力
  • バッファ付き入力
  • fMAX = 60MHz (標準値、VCC = 5V、 CL = 15pF、TA = 25℃)
  • ファンアウト (全温度範囲にわたって)
    • 標準出力:10 個の LSTTL 負荷
    • バス・ドライバ出力:15 個の LSTTL 負荷
  • 広い動作温度範囲:-55℃~125℃
  • 平衡な伝搬遅延と遷移時間
  • LSTTL ロジック IC に比べて消費電力を大幅削減
  • HC タイプ
    • 2V~6V で動作
    • 優れたノイズ耐性:VCC に対して NIL = 30%、NIH = 30% (VCC = 5V 時)
  • HCT タイプ
    • 4.5V~5.5V で動作
    • LSTTL 入力ロジックと直接互換、 VIL = 0.8V (最大値)、VIH = 2V (最小値)
    • CMOS 入力互換、VOL、VOH で II ≦ 1µA
  • クロック入力にヒステリシスを備えることで、ノイズ耐性を向上させ、立ち上がり / 立ち下がり時間が大きい入力にも対応
  • 非同期リセット
  • 相補出力
  • バッファ付き入力
  • fMAX = 60MHz (標準値、VCC = 5V、 CL = 15pF、TA = 25℃)
  • ファンアウト (全温度範囲にわたって)
    • 標準出力:10 個の LSTTL 負荷
    • バス・ドライバ出力:15 個の LSTTL 負荷
  • 広い動作温度範囲:-55℃~125℃
  • 平衡な伝搬遅延と遷移時間
  • LSTTL ロジック IC に比べて消費電力を大幅削減
  • HC タイプ
    • 2V~6V で動作
    • 優れたノイズ耐性:VCC に対して NIL = 30%、NIH = 30% (VCC = 5V 時)
  • HCT タイプ
    • 4.5V~5.5V で動作
    • LSTTL 入力ロジックと直接互換、 VIL = 0.8V (最大値)、VIH = 2V (最小値)
    • CMOS 入力互換、VOL、VOH で II ≦ 1µA
ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
14 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CDx4HC73 CD74HCT73 リセットを備えたネガティブ・エッジ・トリガ型デュアル J-K フリップ・フロップ データシート (Rev. G 翻訳版) PDF | HTML 英語版 (Rev.G) PDF | HTML 2022年 12月 8日
アプリケーション・ノート Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
ユーザー・ガイド Signal Switch Data Book (Rev. A) 2003年 11月 14日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート Designing With Logic (Rev. C) 1997年 6月 1日
アプリケーション・ノート SN54/74HCT CMOS Logic Family Applications and Restrictions 1996年 5月 1日
アプリケーション・ノート Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PDIP (N) 14 Ultra Librarian
SOIC (D) 14 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ