DRV632
- ステレオ DirectPath™オーディオ・ライン・ドライバ
- 2Vrms (10kΩ 負荷、3.3V 電源)
- 低い THD+N:0.01% 未満 (2Vrms、10kΩ 負荷)
- 高い SNR:90dB 超
- 600Ω 出力負荷に対応
- 差動入力、シングルエンド出力
- 外付けのゲイン設定抵抗によりゲインを変更可能
- 低い DC オフセット:1mV 未満
- グランドを基準とする出力により DC ブロッキング・コンデンサが不要
- 基板面積の低減
- 部品のコストを低減
- THD+N 性能の向上
- 出力コンデンサによる低域特性の悪化なし
- 短絡保護
- クリック音/ポップ音低減回路
- 外部低電圧ミュート
- アクティブなミュート制御によりオーディオのオン/オフ制御時のポップ音が発生しない
- 省スペースの TSSOP パッケージ
DRV632 はポップフリーの 2VRMS ステレオ・ライン・ドライバであり、出力 DC ブロッキングのコンデンサを必要としないため構成部品の数と費用を低減できます。DRV632 は、サイズとコストが重要な設計パラメータである単一電源の電子機器に理想的です。
TI が特許権を持つ DirectPath™ テクノロジを使用して設計された DRV632 は、3.3V 電源電圧で 10kΩ の負荷を 2VRMS で駆動できます。このデバイスは差動入力を備えており、外付けのゲイン設定抵抗を使用して ±1V/V から ±10V/V までの範囲のゲインに対応します。このゲインは、各チャネルごとに個別に設定できます。ライン出力は ±8kV IEC ESD に対して保護されており、抵抗とコンデンサによる単純な ESD 保護回路のみで十分です。DRV632 にはアクティブ・ミュート制御が組み込まれているため、オーディオのオン/オフ制御時にポップ音が発生しません。DRV632 は、電源が切れたときに出力をミュートする外部低電圧検出器を備えているため、シャットダウン時にポップ音が発生しません。
オーディオ製品に DRV632 を使用すると、2VRMS 出力を生成する従来の方法と比べて部品数を大幅に減らすことができます。DRV632 は、5.6Vpp の出力を生成するのに 3.3V より高い電源を必要とせず、分割レール電源も必要としません。DRV632 には専用のチャージ・ポンプが内蔵され、クリーンでポップ音のないグランド・バイアスの 2VRMS 出力を供給する負電源レールを生成できます。
DRV632 は、14 ピンの TSSOP で供給されます。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DRV632 可変ゲイン対応 DirectPath™ 2VRMS オーディオ・ライン・ドライバ データシート (Rev. C 翻訳版) | PDF | HTML | 英語版 (Rev.C) | PDF | HTML | 2020年 4月 16日 |
アプリケーション・ノート | DAC Post-Filter Design Based on DRV6xx Family (Rev. A) | 2010年 11月 23日 | ||||
EVM ユーザー ガイド (英語) | DRV632EVM Evaluation Module | 2010年 1月 4日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
DRV632EVM — DRV632EVM 評価モジュール
The DRV632EVM customer evaluation module (EVM) demonstrates the capabilities and operation of the DRV632 integrated circuit from Texas Instruments.
The DRV632 is a 2Vrms, stereo line driver aimed at replacing line driver circuits created with an op amp and passives. These solutions have poor click (...)
DRV632 TINA-TI (Transient) Reference Design (Rev. C)
DRV632 TINA-TI (Transient) Spice Model (Rev. C)
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
TSSOP (PW) | 14 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。