LP8340
- ±1.5% Typical VOUT Tolerance
- 420mV Typical Dropout @ 1.0A (VO = 5V)
- Wide Operating Range 2.7V to 10V
- Internal 1.0A PMOS Output Transistor
- 19µA Typical Quiescent Current
- Thermal Overload Limiting
- Foldback Current Limiting
- Zener Trimmed Bandgap Reference
- Space Saving WSON package
- Temperature Range
- LP8340C 0°C to 125°C
- LP8340I −40°C to 125°C
All trademarks are the property of their respective owners.
The LP8340 low-dropout CMOS linear regulator is available in 5V, 3.3V, 2.5V, 1.8V and adjustable output versions. Packaged in the 6ld WSON package and 3ld PFM. The LP8340 can deliver up to 1.0A output current.
Typical dropout voltage is 420mV at 1.0A for the 5.0V version, 540mV at 1.0A for the 3.3V version, 670mV at 1.0A for the 2.5V version and 680mV at 800mA for the 1.8V version.
The LP8340 includes a zener trimmed bandgap voltage reference, foldback current limiting and thermal overload limiting.
The LP8340 features a PMOS output transistor which unlike PNP type low dropout regulators requires no base drive current. This allows the device ground current to remain less than 50µA over operating temperature, supply voltage and irrespective of the load current.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | LP8340 Low Dropout, Low IQ, 1.0A CMOS Linear Regulator データシート (Rev. D) | 2013年 4月 2日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
LP8340-ADJ Unencrypted PSpice Transient Model (Rev. A)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WSON (NGD) | 6 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。