SN74LV1T86

アクティブ

単一電源、2 入力排他 OR (XOR) ゲート・ロジック・レベル・シフタ

製品詳細

Technology family LV1T Number of channels 1 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) 8 Supply current (max) (µA) 10 Features Over-voltage tolerant inputs, Single supply, Voltage translation Input type TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Operating temperature range (°C) -40 to 125
Technology family LV1T Number of channels 1 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) 8 Supply current (max) (µA) 10 Features Over-voltage tolerant inputs, Single supply, Voltage translation Input type TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1
  • 5.0V、3.3V、2.5V、1.8V VCC の単一電源電圧トランスレータ
  • 動作範囲:1.8V~5.5V
  • 昇圧変換:
    • 1.8V VCC で 1.2V(1) から 1.8V
    • 2.5V VCC で 1.5V(1) から 2.5V
    • 3.3V VCC で 1.8V(1) から 3.3V
    • 5.0V VCC で 3.3V から 5.0V
  • 降圧変換:
    • 1.8V VCC で 3.3V から 1.8V
    • 2.5V VCC で 3.3V から 2.5V
    • 3.3V VCC で 5.0V から 3.3V
  • ロジック出力は VCC を基準とする
  • 出力駆動能力:
    • 5V で 8mA の出力駆動能力
    • 3.3V で 7mA の出力駆動能力
    • 1.8V で 3mA の出力駆動能力
  • 3.3V の VCCで最大 50MHz の動作を特性評価
  • 入力ピンの許容電圧:5V
  • –40℃~125℃の動作温度範囲
  • 提供している鉛フリー パッケージ:SC-70 (DCK)
    • 2 × 2.1× 0.65mm (高さ 1.1mm)
  • JESD 17 準拠250mA 超のラッチアップ性能
  • 標準ロジック ピン配置をサポート
  • CMOS 出力 B は AUP1G および LVC1G ファミリと互換性あり。(1)

(1)より低い VCC の条件については、VIH/VIL と出力駆動能力を参照。

  • 5.0V、3.3V、2.5V、1.8V VCC の単一電源電圧トランスレータ
  • 動作範囲:1.8V~5.5V
  • 昇圧変換:
    • 1.8V VCC で 1.2V(1) から 1.8V
    • 2.5V VCC で 1.5V(1) から 2.5V
    • 3.3V VCC で 1.8V(1) から 3.3V
    • 5.0V VCC で 3.3V から 5.0V
  • 降圧変換:
    • 1.8V VCC で 3.3V から 1.8V
    • 2.5V VCC で 3.3V から 2.5V
    • 3.3V VCC で 5.0V から 3.3V
  • ロジック出力は VCC を基準とする
  • 出力駆動能力:
    • 5V で 8mA の出力駆動能力
    • 3.3V で 7mA の出力駆動能力
    • 1.8V で 3mA の出力駆動能力
  • 3.3V の VCCで最大 50MHz の動作を特性評価
  • 入力ピンの許容電圧:5V
  • –40℃~125℃の動作温度範囲
  • 提供している鉛フリー パッケージ:SC-70 (DCK)
    • 2 × 2.1× 0.65mm (高さ 1.1mm)
  • JESD 17 準拠250mA 超のラッチアップ性能
  • 標準ロジック ピン配置をサポート
  • CMOS 出力 B は AUP1G および LVC1G ファミリと互換性あり。(1)

(1)より低い VCC の条件については、VIH/VIL と出力駆動能力を参照。

SN74LV1T86 は、電圧変換アプリケーションをサポートするために入力スレッショルドを低減したシングル 2 入力排他 OR ゲートです。

SN74LV1T86 は、電圧変換アプリケーションをサポートするために入力スレッショルドを低減したシングル 2 入力排他 OR ゲートです。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
SN74AUP1T57 アクティブ 単一電源電圧レベル・シフタ Smaller voltage range (0.8V to 3.6V), lower average drive strength (4mA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LV1T86 単一電源 2 入力排他 OR ゲート CMOS ロジック・レベル・シフタ データシート (Rev. D 翻訳版) PDF | HTML 英語版 (Rev.D) PDF | HTML 2024年 2月 22日
アプリケーション・ノート LV1T Family of single supply translators (Rev. B) PDF | HTML 2022年 12月 16日
セレクション・ガイド Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)

5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
シミュレーション・モデル

SN74LV1T86 Behavioral SPICE Model

SCEM654.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74LV1T86 IBIS Model (Rev. A)

SCLM108A.ZIP (45 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOT-23 (DBV) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ