TPS73601-EP
- Controlled Baseline
- One Assembly
- One Test Site
- One Fabrication Site
- Extended Temperature Performance of
–55°C to 125°C - Enhanced Diminishing Manufacturing Sources (DMS) Support
- Enhanced Product-Change Notification
- Qualification Pedigree(1)
- Stable With No Output Capacitor or Any Value or Type of Capacitor
- Input Voltage Range of 1.7 V to 5.5 V
- Ultra-Low Dropout Voltage: 75 mV Typical
- Excellent Load Transient Response—With or Without Optional Output Capacitor
- New NMOS Topology Delivers Low Reverse Leakage Current
- Low Noise: 30 µVRMS Typical
(10 Hz to 100 kHz) - 0.5% Initial Accuracy
- 1% Overall Accuracy Over Line, Load, and Temperature
- Less Than 1-µA Max IQ in Shutdown Mode
- Thermal Shutdown and Specified Min/Max Current Limit Protection
- Available in Multiple Output Voltage Versions
- Fixed Outputs of 1.2 V to 3.3 V
- Adjustable Output from 1.2 V to 5.5 V
- Custom Outputs Available
- APPLICATIONS
- Portable/Battery-Powered Equipment
- Post-Regulation for Switching Supplies
- Noise-Sensitive Circuitry Such as VCOs
- Point of Load Regulation for DSPs, FPGAs, ASICs, and Microprocessors
(1) Component qualification in accordance with JEDEC and industry standards to ensure reliable operation over an extended temperature range. This includes, but is not limited to, Highly Accelerated Stress Test (HAST) or biased 85/85, temperature cycle, autoclave or unbiased HAST, electromigration, bond intermetallic life, and mold compound life. Such qualification testing should not be viewed as justifying use of this component beyond specified performance and environmental limits.
All other trademarks are the property of their respective owners.
The TPS736xx family of low-dropout (LDO) linear voltage regulators uses a new topologyan NMOS pass element in a voltage-follower configuration. This topology is stable using output capacitors with low ESR and allows operation without a capacitor. It also provides high reverse blockage (low reverse current) and ground-pin current that is nearly constant over all values of output current.
The TPS736xx uses an advanced BiCMOS process to yield high precision while delivering low dropout voltages and low ground-pin current. Current consumption, when not enabled, is under 1 µA and ideal for portable applications. The low output noise (30 µVRMS with 0.1-µF CNR) is ideal for powering VCOs. These devices are protected by thermal shutdown and foldback current limit.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | Cap-Free NMOS 400-mA Low-Dropout Regulators With Reverse Current Protection データシート (Rev. C) | 2009年 2月 13日 | |||
* | VID | TPS73601-EP VID V6206626 | 2016年 6月 21日 | |||
* | VID | TPS73601-EP VID V6206626 | 2016年 6月 21日 | |||
* | VID | TPS73601-EP VID V6206626 | 2016年 6月 21日 | |||
* | VID | TPS73601-EP VID V6206626 | 2016年 6月 21日 | |||
* | VID | TPS73601-EP VID V6206626 | 2016年 6月 21日 | |||
* | VID | TPS73601-EP VID V6206626 | 2016年 6月 21日 | |||
* | VID | TPS73601-EP VID V6206626 | 2016年 6月 21日 | |||
* | 放射線と信頼性レポート | TPS73601MDCQREP Reliability Reports | 2011年 8月 26日 | |||
* | 放射線と信頼性レポート | TPS73601MDRBREP Reliability Report | 2011年 8月 26日 | |||
アプリケーション・ノート | LDO Noise Demystified (Rev. B) | PDF | HTML | 2020年 8月 18日 | |||
アプリケーション・ノート | LDO PSRR Measurement Simplified (Rev. A) | PDF | HTML | 2017年 8月 9日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOT-223 (DCQ) | 6 | Ultra Librarian |
SOT-23 (DBV) | 5 | Ultra Librarian |
VSON (DRB) | 8 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。