SN74AUC17
- Optimized for 1.8-V Operation and Is 3.6-V I/O Tolerant to Support Mixed-Mode Signal Operation
- Ioff Supports Partial-Power-Down Mode Operation
- Sub-1-V Operable
- Max tpd of 1.8 ns at 1.8 V
- Low Power Consumption, 10-µA Max ICC
- ±8-mA Output Drive at 1.8 V
- Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
- ESD Protection Exceeds JESD 22
- 2000-V Human-Body Model (A114-A)
- 200-V Machine Model (A115-A)
- 1000-V Charged-Device Model (C101)
This hex Schmitt-trigger buffer is operational at 0.8-V to 2.7-V VCC, but is designed specifically for 1.65-V to 1.95-V VCC operation.
The SN74AUC17 contains six independent buffers and performs the Boolean function Y = A. The device functions as six independent buffers, but because of Schmitt action, it may have different input threshold levels for positive-going (VT+) and negative-going (VT-) signals.
This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 18 設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
開發板
14-24-NL-LOGIC-EVM — 適用於 14 針腳至 24 針腳無引線封裝的邏輯產品通用評估模組
14-24-NL-LOGIC-EVM 是一款靈活的評估模組 (EVM),設計用於支援任何具有 14 針腳至 24 針腳 BQA、BQB、RGY、RSV、RJW 或 RHL 封裝的邏輯或轉換裝置。
參考設計
TIDA-00106 — 隔離以實現高壓共態抑制的 16 位元 1 MSPS 資料採集參考設計
電路代表高性能資料擷取 (DAQ) 解決方案,適用於處理疊加在大型共模偏移量(從 DC 到約 15kHz,測試值高達 155 Vpp)之上的輸入信號(高達 ±12V),相對於系統主電源供應器的接地電位。共模拒斥是透過產生隔離式電源實現的,讓類比訊號鏈隨著輸入共模訊號一起浮動。類比訊號鏈由具整合式類比前端 (AFE) 的高性能 16 位元 1-MSPS SAR ADC 組成,可提供高輸入阻抗和 ±12V 寬輸入電壓範圍。相關應用領域包括具通道間隔離功能的 PLC 類比輸入模組、汽車電池組監控、AC 馬達驅動器中的電源監控和熱電偶測量。
| 封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
|---|---|---|
| VQFN (RGY) | 14 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點