マルチアクセス・エッジ・コンピューティング (MEC)

製品とリファレンス・デザイン

マルチアクセス・エッジ・コンピューティング (MEC)

ブロック図

概要

TI の IC とリファレンス・デザインは、優れたエネルギー効率、高密度、高速データ・コンピューティングという特長のあるマルチアクセス・エッジ・コンピューティング (MEC) の設計と迅速な製作に貢献します。TI のパワー・マネージメント IC とシグナル・チェーン IC は、5G ネットワークの待ち時間特性の改善と、AI (人工知能) やマシン・ラーニングのような最新テクノロジーの性能向上で求められるニーズをサポートします。

設計要件

MEC システムの要件:

  • DC/DC の高い電力変換効率と保護機能。
  • 標準ラック・サイズと OCP (オープン・コンピュート・プロジェクト) ラック・サイズの要件に適合する密度向上。
  • 最新の信号処理で必要とされる高帯域幅のデータ・スループット。

ブロック図

システムに適した製品やリファレンスデザインを検索

モバイル・エッジ・コンピューティング(MEC)

-48V -48V Hardware accelerator card Hardware accelerator card NIC card NIC card IBV1 IBV1 PCIe PCIe PCIe PCIe IBV1 IBV1 JTAG JTAG Communication interfaces / IO Communication interfaces / IO USB redrivers USB redrivers USB hub USB hub RS-232, RS-485 RS-232,RS-485 UART UART Video, SPI mux Video, SPI mux SAS/SATA redriver SAS/SATA redriver ADC ADC Ethernet interface Ethernet interface Ethernet, retimers, redrivers, port controllers Ethernet, retimers, redrivers, port controllers Ethernet PHY Ethernet PHY Logic & control Logic & control Comparators Comparators Buffer Buffer Switches/MUX Switches/MUX Level shifter Level shifter Logic gate Logic gate Op amp Opamp Clocking Clocking Oscillator Oscillator Clock buffer Clock buffer Clock generator Clock generator CPU & digital processing CPU & digital processing CPU0 CPU0 CPU1 CPU1 DDR DIMM modules DDR DIMM modules DDR DIMM modules DDR DIMM modules PCH PCH Retimers, redrivers Retimers, redrivers PCI/PCIe PHY, bridges PCI/PCIe PHY, bridges BMC BMC Flash Flash I2C functions I2C functions GPIO Expander GPIO Expander Sensing Sensing Temperature sensing Temperature sensing Current sense / power monitoring Current sense / power monitoring Protection Protection Hot swap Hot swap Load switch Load switch ESD ESD FETs FETs Standby eFuse Standby eFuse N+1 PSU N+1 PSU DC/DC DC/DC IBV1 IBV1 AC/DC AC/DC IBV1 IBV1 POL power (FPGA, ASIC, merchant Si, clocks, etc.) POL power (FPGA, ASIC, merchant Si, clocks, etc.) Converter Converter LDO LDO Multiphase controller Multiphase controller Power stage Power stage CPU & memory power CPU & memory power Multiphase controller Multiphase controller Power stage Power stage Converter Converter DDR termination DDR termination Sequencing & monitoring Sequencing & monitoring Power on reset Power on reset Sequencer Sequencer CPLD CPLD

技術資料

すべて表示 10
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
種類 タイトル 英語版のダウンロード 日付
技術記事 Powering Intel’s Xeon D SoC in servers, storage and switches PDF | HTML 2023年 9月 14日
アプリケーション・ノート TI Network Synchronizer Clock Value Adds in Communications and Industrial Applic 2018年 4月 12日
Analog Design Journal Understanding thermal-resistance specification of DC/DC convert. w/ MOSFETs 2018年 1月 8日
ホワイト・ペーパー 内部補償付きアドバンスド電流モード(ACM) 最新英語版 (Rev.A) 2018年 12月 7日
Analog Design Journal Comparing internally-compensated advanced current mode (ACM) w/ D-CAP3™ control (Rev. A) 2018年 11月 6日
ホワイト・ペーパー Analog advancements make waves in 5G communications 2016年 8月 12日
ユーザー・ガイド SigCon Architect: Installation and Starter’s Guide (Rev. A) 2016年 6月 3日
Analog Design Journal The intricacies of signal integrity in high-speed communications 2016年 5月 2日
アプリケーション・ノート Achieve 20-A Circuit Protection and Space Efficiency Using Paralleled eFuses 2016年 11月 3日
アプリケーション・ノート Advanced Linear Repeater Used in PCIe 3.0 Add-in Card Compliance Environment 2014年 10月 3日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ