PMP9720

48V~60V DC 入力、12V/150W アクティブ・クランプ・フォワード - リファレンス・デザイン

概要

このリファレンス・デザインは、54V DC 入力から、12V/13A の出力を生成します。  UCC2897A は、アクティブ・クランプ・フォワード・コンバータの出力段を制御します。   ゲート電荷が少なく、RDSon が小さい CSD18532Q5B を自己駆動型の同期整流器として実装した結果、このデザインは最大負荷時の効率として 95% を上回る値を達成しています。  コンパクトな UCC27511 ドライバにより、同期整流器のゲート・ドライブ回路を簡略化できます。

特長
  • (95% を上回る)高い効率
  • テレコムまたはサーバーのアプリケーション向けに、安定化された 12V バスを生成
  • 低プロファイルで、最も背の高い部品も 0.5 インチ(12.5mm)未満
  • 自己駆動型の同期整流器を活用して、ドライブの複雑さを緩和
出力電圧オプション PMP9720.1
Vin (Min) (V) 47
Vin (Max) (V) 60
Vout (Nom) (V) 12
Iout (Max) (A) 13
Output Power (W) 156
Isolated/Non-Isolated Isolated
Input Type DC
Topology Forward- Active Clamp^Forward- Synchronous
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU539.PDF (4171 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDRAK8.PDF (232 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRAK9.PDF (84 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRAL0.PDF (85 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRAL2.ZIP (706 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDC631.ZIP (227 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRAL1.PDF (399 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC と DC/DC の各コントローラ (外部 FET)

UCC2897AP チャネル・クランプ FET と OV (過電圧) 保護機能搭載、110V、アクティブ・クランプ電流モード PWM コントローラ

データシート: PDF | HTML
MOSFET

CSD18532Q5B5mm x 6mm のシングル SON 封止、3.2mΩ、60V、N チャネル NexFET™ パワー MOSFET

データシート: PDF | HTML
ローサイド・ドライバ

UCC275115V UVLO 搭載、複数の分割出力、13ns の伝搬遅延、4A/8A、シングルチャネル・ゲート・ドライバ

データシート: PDF | HTML

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
* 試験報告書 PMP9720 Test Results 2014年 9月 18日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ