CIRCUIT060059

회전율 리미터 회로

CIRCUIT060059

개요

이 회로는 아날로그 게인 단계의 회전률을 제어합니다. 이 회로는 대칭 회전율 애플리케이션용으로 제작되었습니다. 회전율 리미터 구현을 위해 선택한 연산 증폭기의 회전율보다 낮은 회전율이어야 합니다.
특징
  • 입력: Vi = -10 V~10 V
  • 출력: Vo = -10 V~10 V
  • 공급:
    • Vcc = 15 V
    • Vee = -15 V
    • Vref = 0V
다운로드 스크립트와 함께 비디오 보기 비디오

시작하기

  1. 회로 설계 읽기
  2. 모델 다운로드

기술 자료

검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
2개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
Circuit design Slew-rate limiter circuit (Rev. B) PDF | HTML 2024. 10. 14
사용 설명서 Single Op-Amp Slew-Rate Limiter Design Guide 2013. 12. 10

관련 설계 리소스

설계 툴 및 시뮬레이션

계산 툴
ANALOG-ENGINEER-CALC 아날로그 엔지니어의 계산기
시뮬레이션 툴
PSPICE-FOR-TI TI 설계 및 시뮬레이션 툴용 PSpice® TINA-TI SPICE 기반 아날로그 시뮬레이션 프로그램

레퍼런스 디자인

레퍼런스 디자인
TIPD140 단일 연산 증폭기 슬루율 리미터 레퍼런스 디자인

지원 및 교육