儀器放大器

整合式電阻網路可將準確度和空間效率最大化

parametric-filter檢視所有產品
透過先進製程與薄膜技術,我們的儀器放大器實現極高階的直流電 (DC) 精密度,如偏移電壓、增益錯誤、漂移和共模抑制。創新設計讓我們的儀器放大器能夠提供前所未有的速度、雜訊和功率等級,而最先進的封裝則以 3mm x 3mm QFN 選項突破尺寸限制,大幅節省空間。

依類別瀏覽

依參數規格選擇

尋找最符合設計需求的儀器放大器

為何選擇我們的儀器放大器?

checkmark

高 DC 精密度

以零漂移確保長期穩定性,利用 e-trim 消除封裝應力參數偏移,並以高度比對 0.001% 薄膜電阻維持高 CMRR 和低增益錯誤。

checkmark

輸入過電壓防護 (OVP)

透過使用 TI 具有高達 ±60V 的整合式輸入 OVP 的 36V 儀器放大器,並在與離散式保護機制相比時保持更高的準確度,進而實現高度穩固的解決方案。

checkmark

低雜訊寬頻

利用 TI 的高效率、super-beta 放大器和業界最寬頻寬、高達 28MHz 和超低雜訊 1nV/√Hz 實現最高解析度量測。

checkmark

小型封裝,低功耗

以無引線 3x3mm WSON 封裝縮減電路板大小,並使用低至 50µA 的微功率放大器增強電池續航力。

技術資源

影片系列
影片系列
TI Precision Labs - 儀器放大器
觀看內容涵蓋儀器放大器的理論與運作的儀表放大器影片系列課程。 
技術文章
技術文章
儀器放大器常見問題解答
進一步了解有關儀器放大器的常見問題解答。
Application brief
Application brief
Super-Beta Input Amplifiers: Features and Benefits
了解 super-beta 電晶體如何提升雙極放大器的精密性能。
document-pdfAcrobat PDF

設計與開發資源

模擬工具
PSpice® for TI 設計與模擬工具
PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。

PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。 

在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
計算工具
類比工程師計算機

類比工程師的計算機旨在加速類比電路設計工程師定期使用的許多重複計算。此基於 PC 的工具提供圖形介面,列出各種常見計算,從使用回饋電阻器設定運算放大器增益到選擇適當的電路設計元件以穩定類比數位轉換器 (ADC) 驅動緩衝電路。

除了作為獨立工具使用外,此計算機還與類比工程師口袋參考中描述的概念相得益彰。

開發板
採用 SO-8 (D) 封裝之具有替代針腳的儀器放大器的評估模組

INAEVM-ALT-SO8 是附帶替代針腳的儀器放大器評估模組 (EVM),用於簡化 SO-8 (D) 封裝中的精密儀器放大器原型設計,其針腳配置如使用指南所示。EVM 是未組裝的空板,因此需要單獨訂購儀器放大器裝置樣本。