JAJSMJ1B
March 2023 – June 2024
ADC12DJ5200SE
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics: DC Specifications
5.6
Electrical Characteristics: Power Consumption
5.7
Electrical Characteristics: AC Specifications (Dual-Channel Mode)
5.8
Electrical Characteristics: AC Specifications (Single-Channel Mode)
5.9
Timing Requirements
5.10
Switching Characteristics
5.11
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Device Comparison
6.3.2
Analog Inputs
6.3.2.1
Analog Input Protection
6.3.2.2
Full-Scale Voltage (VFS) Adjustment
6.3.2.3
Analog Input Offset Adjust
6.3.3
ADC Core
6.3.3.1
ADC Theory of Operation
6.3.3.2
ADC Core Calibration
6.3.3.3
Analog Reference Voltage
6.3.3.4
ADC Overrange Detection
6.3.3.5
Code Error Rate (CER)
6.3.4
Temperature Monitoring Diode
6.3.5
Timestamp
6.3.6
Clocking
6.3.6.1
Noiseless Aperture Delay Adjustment (tAD Adjust)
6.3.6.2
Aperture Delay Ramp Control (TAD_RAMP)
6.3.6.3
SYSREF Capture for Multi-Device Synchronization and Deterministic Latency
6.3.6.3.1
SYSREF Position Detector and Sampling Position Selection (SYSREF Windowing)
6.3.6.3.2
Automatic SYSREF Calibration
6.3.7
Programmable FIR Filter (PFIR)
6.3.7.1
Dual Channel Equalization
6.3.7.2
Single Channel Equalization
6.3.7.3
Time Varying Filter
6.3.8
Digital Down Converters (DDC)
6.3.8.1
Numerically-Controlled Oscillator and Complex Mixer
6.3.8.1.1
NCO Fast Frequency Hopping (FFH)
6.3.8.1.2
NCO Selection
6.3.8.1.3
Basic NCO Frequency Setting Mode
6.3.8.1.4
Rational NCO Frequency Setting Mode
6.3.8.1.5
NCO Phase Offset Setting
6.3.8.1.6
52
6.3.8.1.7
NCO Phase Synchronization
6.3.8.2
Decimation Filters
6.3.8.3
Output Data Format
6.3.8.4
Decimation Settings
6.3.8.4.1
Decimation Factor
6.3.8.4.2
DDC Gain Boost
6.3.9
JESD204C Interface
6.3.9.1
Transport Layer
6.3.9.2
Scrambler
6.3.9.3
Link Layer
6.3.9.4
8B/10B Link Layer
6.3.9.4.1
Data Encoding (8B/10B)
6.3.9.4.2
Multiframes and the Local Multiframe Clock (LMFC)
6.3.9.4.3
Code Group Synchronization (CGS)
6.3.9.4.4
Initial Lane Alignment Sequence (ILAS)
6.3.9.4.5
Frame and Multiframe Monitoring
6.3.9.5
64B/66B Link Layer
6.3.9.5.1
64B/66B Encoding
6.3.9.5.2
Multiblocks, Extended Multiblocks and the Local Extended Multiblock Clock (LEMC)
6.3.9.5.3
Block, Multiblock and Extended Multiblock Alignment using Sync Header
6.3.9.5.3.1
Cyclic Redundancy Check (CRC) Mode
6.3.9.5.3.2
Forward Error Correction (FEC) Mode
6.3.9.5.4
Initial Lane Alignment
6.3.9.5.5
Block, Multiblock and Extended Multiblock Alignment Monitoring
6.3.9.6
Physical Layer
6.3.9.6.1
SerDes Pre-Emphasis
6.3.9.7
JESD204C Enable
6.3.9.8
Multi-Device Synchronization and Deterministic Latency
6.3.9.9
Operation in Subclass 0 Systems
6.3.10
Alarm Monitoring
6.3.10.1
NCO Upset Detection
6.3.10.2
Clock Upset Detection
6.3.10.3
FIFO Upset Detection
6.4
Device Functional Modes
6.4.1
Dual-Channel Mode
6.4.2
Single-Channel Mode (DES Mode)
6.4.3
Dual-Input Single-Channel Mode (DUAL DES Mode)
6.4.4
JESD204C Modes
6.4.4.1
JESD204C Operating Modes Table
6.4.4.2
JESD204C Modes cont.
6.4.4.3
JESD204C Transport Layer Data Formats
6.4.4.4
64B/66B Sync Header Stream Configuration
6.4.4.5
Dual DDC and Redundant Data Mode
6.4.5
Power-Down Modes
6.4.6
Test Modes
6.4.6.1
Serializer Test-Mode Details
6.4.6.2
PRBS Test Modes
6.4.6.3
Clock Pattern Mode
6.4.6.4
Ramp Test Mode
6.4.6.5
Short and Long Transport Test Mode
6.4.6.5.1
Short Transport Test Pattern
6.4.6.5.2
Long Transport Test Pattern
6.4.6.6
D21.5 Test Mode
6.4.6.7
K28.5 Test Mode
6.4.6.8
Repeated ILA Test Mode
6.4.6.9
Modified RPAT Test Mode
6.4.7
Calibration Modes and Trimming
6.4.7.1
Foreground Calibration Mode
6.4.7.2
Background Calibration Mode
6.4.7.3
Low-Power Background Calibration (LPBG) Mode
6.4.8
Offset Calibration
6.4.9
Trimming
6.5
Programming
6.5.1
Using the Serial Interface
6.5.1.1
SCS
6.5.1.2
SCLK
6.5.1.3
SDI
6.5.1.4
SDO
6.5.1.5
Streaming Mode
6.6
SPI Register Map
7
Application Information Disclaimer
7.1
Application Information
7.2
Typical Applications
7.2.1
Wideband RF Sampling Receiver
7.2.1.1
Design Requirements
7.2.1.1.1
Input Signal Path
7.2.1.1.2
Clocking
7.2.1.2
Application Curves
7.3
Initialization Set Up
7.4
Power Supply Recommendations
7.4.1
Power Sequencing
7.5
Layout
7.5.1
Layout Guidelines
7.5.2
Layout Example
8
Device and Documentation Support
8.1
Device Support
8.1.1
Development Support
8.2
Documentation Support
8.2.1
Related Documentation
8.3
Receiving Notification of Documentation Updates
8.4
Support Resources
8.5
Trademarks
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
AAV|144
MPBGAM2C
サーマルパッド・メカニカル・データ
発注情報
jajsmj1b_oa
jajsmj1b_pm
1
特長
ADC コア:
12 ビット分解能
シングル チャネル モードで最大 10.4GSPS
デュアル チャネル モードで最大 5.2GSPS
シングル エンド 50Ω 入力:
アナログ入力帯域 (-3dB):2~6.3GHz
フルスケール入力電力 (4.5GHz):- 1.25dBm
柔軟な V
CM
:AC 結合 (GND または電源への DC パスなし)
性能仕様:
ノイズ・フロア (2.3GHz、-20dBFS、
入力
FS
= 1.5dBm):
デュアル チャネル モード:-149dBFS/Hz
シングル チャネルモード:-151.5dBFS/Hz
ENOB (デュアル チャネル、F
IN
= 2.3GHz):8.5 ビット
ノイズなしのアパーチャ遅延 (t
AD
) 調整:
高精度サンプリング制御:19fs ステップ
同期およびインターリーブ動作を簡素化
遅延は温度および電圧に対して不変
使いやすい同期機能:
SYSREF タイミングの自動較正
サンプル マーキング用のタイムスタンプ
JESD204C シリアル データ インターフェイス
最大レーン速度:17.16Gbps
64b/66b および 8b/10b エンコードのサポート
8b/10b モードは JESD204B 互換
オプションのデジタル ダウン コンバータ (DDC):
4x、8x、16x および 32x の複素数間引き
DDC ごとに 4 つの独立した 32 ビット NCO
ピーク RF 入力電力:+26.25dBm (+27.5dBFS、560x フルスケール電力)
「イコライゼーション用のプログラム可能な FIR フィルタ」を追加
消費電力:4W
電源:1.1V、1.9V