JAJS168G
June 2005 – January 2021
ADS1232
,
ADS1234
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Parameter Measurement Information
7.1
Noise Performance
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Analog Inputs (AINPX, AINNX)
8.3.2
Temperature Sensor (ADS1232 Only)
8.3.3
Low-Noise PGA
8.3.3.1
PGA Bypass Capacitor
8.3.4
Voltage Reference Inputs (REFP, REFN)
8.3.5
Clock Sources
8.3.6
Digital Filter Frequency Response
8.3.7
Settling Time
8.3.8
Data Rate
8.3.9
Data Format
8.3.10
Data Ready and Data Output (DRDY/DOUT)
8.3.11
Serial Clock Input (SCLK)
8.3.12
Data Retrieval
8.4
Device Functional Modes
8.4.1
Offset Calibration Mode
8.4.2
Standby Mode
8.4.3
Standby Mode With Offset-Calibration
8.4.4
Power-Down Mode
8.4.5
Power-Up Sequence
8.4.6
Summary of Serial Interface Waveforms
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curves
10
Power Supply Recommendations
10.1
Power-Supply Decoupling
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
ドキュメントの更新通知を受け取る方法
12.2
サポート・リソース
12.3
Trademarks
12.4
静電気放電に関する注意事項
12.5
用語集
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PW|28
MPDS364
サーマルパッド・メカニカル・データ
発注情報
jajs168g_oa
jajs168g_pm
1
特長
ブリッジ・センサ用の包括的なフロントエンド
ゲイン= 1 で 23.5 ビットの実効分解能
ゲイン= 64 で 19.2ビットのノイズフリー分解能
低ノイズ PGA
1、2、64、128 のゲインを選択可能
RMS ノイズ:
17nV (ゲイン= 128、10SPS)
44nV (ゲイン= 128、80SPS)
50Hz および 60Hzの同時除去:100dB
柔軟性の高いクロッキング:
高精度内部発振回路
外付け水晶振動子 (オプション)
10SPS または 80SPS のデータ・レートを選択可能
容易なレシオメトリック測定:
広い入力電圧範囲 (最大 5V)
2 チャネル差動入力、温度センサ内蔵 (ADS1232)
4 チャネル差動入力 (ADS1234)
2 線式シリアル・インターフェイス
電源電圧範囲:2.7V~5.3V
温度範囲:-40℃~+105℃
パッケージ:TSSOP-24 (ADS1232) または TSSOP-28 (ADS1234)