JAJSOB8B March 2023 – April 2024 ADS127L21
PRODUCTION DATA
ADC は、CS を接地することで 3 線式 SPI 動作を選択できます。電源投入時またはリセット後に CS がグラウンドに接続されていると、3 線式モードになります。3 線式 SPI モードは、STATUS レジスタのビット 7 (CS_MODE) で表示されます。CS を High にすると、デバイスは 4 線式 SPI モードに変更されます。
3 線式モードでは、CS がフレーム タイミングを制御しないため、SCLK は ADC によってカウントされ、フレームの開始と終了が判定されます。SCLK のビット数をホストで制御して、出力フレームのサイズと一致するようにします。フレームあたりのビット数は、デバイスの構成によって異なります。出力フレームのサイズを、表 7-15 に示します。フレーム タイミングは SCLK の数によって決定されるため、電源投入時に発生するような SCLK の意図しない遷移を避ける必要があります。
3 線式 SPI モードでは、4 線式モードと同じコマンド フォーマットとクロック供給がサポートされます。ただし、CS のトグルはありません。残りのレジスタのフレーム間に待機時間の要件はありません。ただし、プログラマブルなフィルタ係数の読み取り / 書き込み動作については、フレーム間で 10fCLK サイクルの遅延が必要です。