デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
ADS1285 は、プログラマブル・ゲイン・アンプ (PGA) と有限インパルス応答 (FIR) フィルタを備えた 32 ビット、低消費電力の A/D コンバータ (ADC) です。この ADC は、低ノイズで高精度のデジタル化と長いバッテリ動作時間が求められる地震関連機器の厳しい要件に合わせて設計されています。
低ノイズ PGA により、外付けアンプを使用せずに、ジオフォンやトランス結合のハイドロフォンを直接接続できます。
この ADC は、高分解能のデルタ-シグマ (ΔΣ) 変調器と、位相応答を設定できる FIR フィルタを内蔵しています。ハイパス・フィルタは、DC および低周波数成分を信号から除去します。サンプル・レート・コンバータは、7ppb の分解能でクロック周波数誤差を補償します。
電力モードの選択により、消費電力とダイナミック・レンジを最適化できます。PGA バイパス動作により、消費電力をさらに低減できます。
この ADC は小型の 5mm × 5mm VQFN パッケージで供給され、–40℃~+85℃の周囲温度範囲で仕様が規定されています。
部品番号 | パッケージ | 本体サイズ (公称) |
---|---|---|
ADS1285 | RHB (VQFN、32) | 5.00mm × 5.00mm |
Changes from Revision * (May 2022) to Revision A (December 2022)
PIN | FUNCTION | DESCRIPTION | |
---|---|---|---|
NO. | NAME | ||
1 | AIN1P | Analog input | Channel 1 positive input |
2 | AIN1N | Analog input | Channel 1 negative input |
3 | AIN2P | Analog input | Channel 2 positive input |
4 | AIN2N | Analog input | Channel 2 negative input |
5 | CAPP | Analog internal | PGA positive capacitor. Connect a 10-nF C0G capacitor across CAPP and CAPN. |
6 | CAPN | Analog internal | PGA negative capacitor. Connect a 10-nF C0G capacitor across CAPP and CAPN. |
7 | CAPBP | Analog internal | Buffer positive capacitor. Connect a 47-nF C0G capacitor to AVSS. |
8 | CAPBN | Analog internal | Buffer negative capacitor. Connect a 47-nF C0G capacitor to AVSS. |
9 | CAPC | Analog internal | Charge-pump capacitor. Connect a 4.7-nF, minimum 10-V rated capacitor to AGND. |
10 | AVSS | Analog supply | PGA negative analog supply. See the Section 9.3.1 section for details. |
11 | AVDD1 | Analog supply | PGA positive analog supply. See the Section 9.3.1 section for details. |
12 | AVDD2 | Analog supply | Modulator analog supply. See the Section 9.3.1 section for details. |
13 | AGND | Analog ground | Analog ground |
14 | CAPI | Analog internal | Input bias capacitor. Connect a 100-nF ceramic capacitor to AGND. |
15 | GPIO0 | Digital I/O | General-purpose I/O |
16 | GPIO1 | Digital I/O | General-purpose I/O |
17 | CAPD | Analog output | Digital low-dropout regulator (LDO) output. Connect a 220-nF ceramic capacitor to DGND. |
18 | DGND | Ground | Digital ground |
19 | IOVDD | Digital supply | Digital I/O power supply. See the Section 8.3.4 section for details. |
20 | CLK | Digital input | ADC clock input |
21 | CS | Digital input | Serial interface select, active low |
22 | SCLK | Digital input | Serial interface clock |
23 | DIN | Digital input | Serial interface data in |
24 | DOUT | Digital output | Serial interface data out |
25 | DRDY | Digital output | Data ready, active low |
26 | SYNC | Digital input | ADC synchronization, active high |
27 | RESET | Digital input | ADC reset, active low |
28 | PWDN | Digital input | ADC power down, active low |
29 | REFN | Analog input | Negative reference input. See the Section 8.3.3 section for details. |
30 | REFP | Analog input | Positive reference input. See the Section 8.3.3 section for details. |
31 | CAPR | Analog internal | Reference bias capacitor. Connect a 100-nF ceramic capacitor to AVSS. |
32 | AVSS | Analog supply | PGA negative supply |
Thermal pad | Connect the thermal pad to AVSS. Thermal vias placed in the printed circuit board (PCB) land are optional for placement of bottom side components. |
MIN | MAX | UNIT | ||
---|---|---|---|---|
Power supply voltages | AVDD1 to AVSS | –0.3 | 5.5 | V |
AVSS to AGND | –2.8 | 0.3 | ||
AVDD2 to AGND | –0.3 | 5.5 | ||
AVDD2 to AVSS | –0.3 | 5.5 | ||
IOVDD to DGND | –0.3 | 3.9 | ||
IOVDD to DGND (IOVDD connected to CAPD) | –0.3 | 2.2 | ||
Grounds | AGND to DGND | – 0.3 | 0.3 | V |
Analog input voltage | AIN1P, AIN1N, AIN2P, AIN2N, REFP, REFN | AVSS – 0.3 | AVDD1 + 0.3 | V |
Digital input voltage |
CLK, DIN, SCLK, CS, GPIO0, GPIO1, SYNC, RESET, PWDN | DGND – 0.3 | IOVDD + 0.3 | V |
Input current | Continuous, any digital or analog pin (2) | –10 | 10 | mA |
Temperature | Junction, TJ | 150 | °C | |
Storage, Tstg | –60 | 150 | °C |