JAJSMT3D
January 2022 – May 2025
AFE7906
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
仕様
4.1
絶対最大定格
4.2
ESD 定格
4.3
推奨動作条件
4.4
熱に関する情報
4.5
RF ADC の電気的特性
4.6
PLL / VCO / クロックの電気的特性
4.7
デジタルの電気的特性
4.8
電源の電気的特性
4.9
タイミング要件
4.10
スイッチング特性
4.11
代表的特性
4.11.1
RX 代表的特性:30MHz~400MHz
4.11.2
RX 代表的特性:800MHz
4.11.3
RX 代表的特性:1.75GHz~1.9GHz
4.11.4
RX 代表的特性:2.6GHz
4.11.5
RX 代表的特性:3.5GHz
4.11.6
RX 代表的特性:4.9GHz
4.11.7
RX 代表的特性:6.8GHz
4.11.8
PLL およびクロックの代表的特性
5
デバイスおよびドキュメントのサポート
5.1
ドキュメントの更新通知を受け取る方法
5.2
サポート・リソース
5.3
商標
5.4
静電気放電に関する注意事項
5.5
用語集
6
改訂履歴
7
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ABJ|400
MCBG079C
ALK|400
MPBGAU3B
サーマルパッド・メカニカル・データ
発注情報
jajsmt3d_oa
jajsmt3d_pm
1
特長
データシート全体のご請求
6 個の RF サンプリング、14 ビット、3GSPS の ADC
最大 RF 信号帯域幅:
4 つの ADC:ADC ごとに 1200MHz
6 つの ADC:ADC ごとに 600MHz
RF 周波数範囲:5MHz~12GHz
デジタル ステップ アッテネータ (DSA):25dB レンジ、0.5dB ステップ
シングル DDC (6 チャネルの場合) またはデュアルバンド DDC (4 チャネルの場合)
DDC チャネルごとに 16 個の NCO
ADC クロック用の内部 PLL / VCO、または ADC サンプル レートでの外部クロックを選択可能
Sysref アライメント検出器
SerDes データ インターフェイス:
JESD204B、JESD204C 適合
8 つの SerDes トランスミッタ (最大 29.5Gbps)
サブクラス 1 のマルチデバイス同期
パッケージ:17mm × 17mm FCBGA、0.8mm ピッチ