このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
CDCE937 および CDCEL937 は、モジュラー PLL ベースの低コストで高性能なプログラマブル クロック シンセサイザ、逓倍器、および分周器です。これらのデバイスは、単一の入力周波数から最大 7 個の出力クロックを生成します。それぞれの出力は、最大 3 つの個別に設定可能な PLL を使用し、システム内で最高 230MHz まで、どのような周波数にでもプログラムできます。
CDCEx937 には独立した出力電源ピン VDDOUT があり、CDCEL937 では 1.8V、CDCE937では 2.5V~3.3V です。
入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。外付けの水晶振動子を使用する場合、ほとんどのアプリケーションではオンチップの負荷コンデンサだけで十分です。負荷コンデンサの値は、0~20pF の範囲でプログラム可能です。さらに、オンチップの VCXO を選択でき、出力周波数と外部の制御信号、すなわち PWM 信号とを同期できます。
PIN | TYPE(1) | DESCRIPTION | |
---|---|---|---|
NAME | NO. | ||
GND | 5, 9, 16 | G | Ground |
SCL/S2 | 18 | I | SCL: Serial clock input
(default configuration), LVCMOS; Internal pullup 500k; S2: User programmable control input; LVCMOS inputs; Internal pullup 500k |
SDA/S1 | 19 | I/O | SDA: Bi-directional
serial data input/output (default configuration). LVCMOS; Internal
pullup 500k; S1: User programmable control input; LVCMOS inputs; Internal pullup 500k |
S0 | 2 | I | User programmable control input S0; LVCMOS inputs; Internal pullup 500k |
VCtrl | 4 | I | VCXO control voltage, leave open or pullup (approximately 500k) when not used |
VDD | 3 | P | 1.8V power supply for the device |
Vddout | 6, 10, 13 | P | CDCEL937: 1.8V supply for all outputs |
CDCE937: 3.3V or 2.5V supply for all outputs | |||
Xin/CLK | 1 | I | Crystal oscillator input or LVCMOS clock input (selectable through SDA/SCL bus) |
Xout | 20 | O | Crystal oscillator output, leave open or pullup (≅500k) when not used |
Y1 | 17 | O | LVCMOS outputs |
Y2 | 15 | O | LVCMOS outputs |
Y3 | 14 | O | LVCMOS outputs |
Y4 | 7 | O | LVCMOS outputs |
Y5 | 8 | O | LVCMOS outputs |
Y6 | 12 | O | LVCMOS outputs |
Y7 | 11 | O | LVCMOS outputs |