JAJSMO9B October 2001 – January 2022 CDCVF25081
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
CDCVF25081 は、高性能、低スキュー、低ジッタのフェーズ・ロック・ループ・クロック・ドライバです。PLL を使用して、周波数と位相の両方について、出力クロックを入力クロック信号に正確に整合させます。出力は 2 つのバンクに分割されており、CLKIN のバッファ付き出力を合計で 8 個供給できます。CLKIN 信号が存在しないとき、デバイスは出力を自動的に LOW 状態に移行します (パワー・ダウン・モード)。
PLL 信号を出力するか、または PLL をバイパスして出力するかを、S1 および S2 ピンを使って選択できます。オープンのままの場合、出力はディセーブルされてロジック LOW 状態になります。
このデバイスは、フェイルセーフ機能をサポートしています。さらに、このデバイスは入力ヒステリシスを備えており、入力信号が存在しないときに出力がランダムに発振することを防止します。
このデバイスは、電源電圧 3.3V の環境で動作し、-40℃~85℃ (周囲温度) で仕様が規定されています。
部品番号 | パッケージ | 本体サイズ (公称) |
---|---|---|
CDCVF25081 | SOIC (16) | 9.90mm × 3.91mm |
TSSOP (16) | 5.00mm × 4.40mm |