デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
DAC5662 は、オンチップの電圧リファレンスを内蔵したモノリシック、デュアル・チャネルの 12 ビット高速 D/A コンバータ (DAC) です。
最高 275MSPS の更新速度で動作し、抜群の動的性能、正確なゲイン、オフセット整合といった特性から、I/Q ベースバンドまたは直接 IF 通信アプリケーションに最適です。
各 DAC には、シングルエンドまたは差動アナログ出力構成に適した高インピーダンスの差動電流出力が備えられています。外部抵抗を使用して、各 DAC のフルスケール出力電流を別々に、または同時にスケーリングすることができます (一般的には 2mA~20mA)。高精度の内蔵電圧リファレンスは温度補償機能を備え、安定した 1.2V の電圧リファレンスを提供します。外部リファレンスも使用できます。
DAC5662 には、クロックとデータ・ラッチが異なる 12 ビットのパラレル入力ポートが 2 つあります。柔軟性を高めるため、インターリーブ・モードで動作する際には 1 ポートで各 DAC への多重化データもサポートされます。
DAC5662 は、50Ω の二重終端負荷を接続した変圧器結合の差動出力用に設計されています。20mA のフルスケール出力電流の場合、インピーダンス比 4:1 (結果として出力 4dBm) と
インピーダンス比 1:1 の変圧器 (出力 -2dBm) をサポートします。
DAC5662 は、48 ピンの薄型クワッド・フラットパック (TQFP) で供給されます。ファミリ製品間にはピン互換性があり、12 ビット (DAC5662)、14 ビット (DAC5672) の分解能を選択できます。さらに、DAC5662 は DAC2902 および AD9765 デュアル DAC とピン互換です。このデバイスは、-40℃~85℃の工業用温度範囲で動作が規定されています。
部品番号 | パッケージ(1) | 本体サイズ (公称) |
---|---|---|
DAC5662 | TQFP | 7.00mm × 7.00mm |
Changes from Revision C (October 2020) to Revision D (October 2021)
Changes from Revision B (July 2004) to Revision C (October 2020)
PIN | I/O | DESCRIPTION | |
---|---|---|---|
NAME | NO. | ||
AGND | 38 | I | Analog ground |
AVDD | 47 | I | Analog supply voltage |
BIASJ_A | 44 | O | Full-scale output current bias for DACA |
BIASJ_B | 41 | O | Full-scale output current bias for DACB |
CLKA/CLKIQ | 18 | I | Clock input for DACA, CLKIQ in interleaved mode. |
CLKB/RESETIQ | 19 | I | Clock input for DACB, RESETIQ in interleaved mode. |
DA[11:0] | 1-12 | I | Data port A. DA11 is MSB and DA0 is LSB. Internal pulldown. |
DB[11:0] | 23-34 | I | Data port B. DB11 is MSB and DB0 is LSB. Internal pulldown. |
DGND | 15, 21 | I | Digital ground |
DVDD | 16, 22 | I | Digital supply voltage |
EXTIO | 43 | I/O | Internal reference output (bypass with 0.1 μF to AGND) or external reference input. |
GSET | 42 | I | Gain-setting mode: H - 1 resistor, L - 2 resistors. Internal pullup. |
IOUTA1 | 46 | O | DACA current output. Full-scale with all bits of DA high. |
IOUTA2 | 45 | O | DACA complementary current output. Full-scale with all bits of DA low. |
IOUTB1 | 39 | O | DACB current output. Full-scale with all bits of DB high. |
IOUTB2 | 40 | O | DACB complementary current output. Full-scale with all bits of DB low. |
MODE | 48 | I | Mode Select: H – Dual Bus, L – Interleaved. Internal pullup. |
NC | 13, 14, 35, 36 | - | No connection |
SLEEP | 37 | I | Sleep function control input: H – DAC in power-down mode, L – DAC in operating mode. Internal pulldown. |
WRTA/WRTIQ | 17 | I | Input write signal for PORT A (WRTIQ in interleaving mode). |
WRTB/SELECTIQ | 20 | I | Input write signal for PORT B (SELECTIQ in interleaving mode). |
Min | Max | UNIT | ||
---|---|---|---|---|
Supply voltage range | AVDD(2) | -0.5 | 4 | V |
DVDD(3) | -0.5 | 4 | V | |
Voltage between AGND and DGND | -0.5 | 0.5 | V | |
Voltage between AVDD and DVDD | -0.5 | 0.5 | V | |
Supply voltage range | DA[11:0] and DB[11:0](3) | -0.5 | DVDD + 0.5 | V |
MODE, SLEEP, CLKA, CLKB, WRTA, WRTB(3) | -0.5 | DVDD + 0.5 | V | |
IOUTA1, IOUTA2, IOUTB1, IOUTB2(2) | -1 | AVDD + 0.5 | V | |
EXTIO, BIASJ_A, BIASJ_B, GSET(2) | -0.5 | AVDD + 0.5 | V | |
Peak input current (any input) | +20 | mA | ||
Peak total input current (all inputs) | -30 | mA | ||
Operating free-air temperature range | -40 | 85 | °C | |
Storage temperature range | -65 | 150 | °C |