JAJSED2B August   2017  – January 2018 DAC5672A

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     機能ブロック図
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  Electrical Characteristics
    6. 6.6  Electrical Characteristics
    7. 6.7  Electrical Characteristics: AC Characteristics
    8. 6.8  Electrical Characteristics: Digital Characteristics
    9. 6.9  Switching Characteristics
    10. 6.10 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Input Interfaces
      2. 7.3.2 Dual-Bus Data Interface and Timing
      3. 7.3.3 Single-Bus Interleaved Data Interface and Timing
    4. 7.4 Device Functional Modes
      1. 7.4.1 DAC Transfer Function
      2. 7.4.2 Analog Outputs
      3. 7.4.3 Output Configurations
      4. 7.4.4 Differential With Transformer
      5. 7.4.5 Single-Ended Configuration
      6. 7.4.6 Reference Operation
        1. 7.4.6.1 Internal Reference
        2. 7.4.6.2 External Reference
        3. 7.4.6.3 Gain Setting Option
        4. 7.4.6.4 Sleep Mode
    5. 7.5 Programming
      1. 7.5.1 Digital Inputs and Timing
        1. 7.5.1.1 Digital Inputs
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントの更新通知を受け取る方法
    2. 11.2 コミュニティ・リソース
    3. 11.3 商標
    4. 11.4 静電気放電に関する注意事項
    5. 11.5 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DAC5672Aデバイスは、電圧リファレンスを内蔵したモノリシック、デュアル・チャネルの14ビット高速DACです。

最高275MSPSの更新速度で動作し、抜群の動的性能、正確なゲイン、オフセット整合といった特性を備えていることから、I/QベースバンドまたはダイレクトIF通信アプリケーションに最適です。

各DACには、シングルエンドまたは差動アナログ出力構成に適した高インピーダンスの差動電流出力が備えられています。外部抵抗を使用して、各DACのフルスケール出力電流を別々に、または同時にスケーリングすることができます(一般的には2mA~20mA)。高精度の内蔵電圧リファレンスは温度補償機能を備え、安定した1.2Vのリファレンス電圧を提供します。外部リファレンスも使用できます。

DAC5672Aには、クロックとデータ・ラッチが異なる14ビットのパラレル入力ポートが2つあります。柔軟性を高めるために、インターリーブ・モードで動作する際には1ポートで各DACへの多重データもサポートされます。

DAC5672Aは、50Ωの二重終端負荷を接続した変圧器結合の差動出力用に設計されています。20mAのフルスケール出力電流の場合、インピーダンス比4:1 (結果として出力4dBm)とインピーダンス比1:1の変圧器(出力-2dBm)をサポートします。

DAC5672Aは48ピンTQFPパッケージで供給されます。ファミリ製品間にはピン互換性があり、12ビット(DAC5662)および14ビット(DAC5672A)の分解能を提供します。さらに、DAC5672AはDAC2904およびAD9767のデュアルDACとピン互換です。このデバイスは、-40℃~85℃の工業用温度範囲で動作することを特長としています。

製品情報(1)

型番パッケージ本体サイズ(公称)
DAC5672A TQFP (48) 7.00mm×7.00mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。

機能ブロック図

DAC5672A FBD_2_LAS440.gif