JAJSC33G February 2015 – October 2022 DP83867CR , DP83867IR
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
PARAMETER | TEST CONDITIONS | MIN | NOM | MAX | UNIT | |
---|---|---|---|---|---|---|
T1 | GTX_CLK Duty Cycle | 40% | 60% | |||
T2 | GTX_CLK Rise / Fall Time | 1 | ns | |||
T3 | Setup from valid TXD, TX_EN and TX_ER to rising edge of GTX_CLK | 2 | ns | |||
T4 | Hold from rising edge of GTX_CLK to invalid TXD, TX_EN, and TX_ER | 0.5 | ns | |||
T5 | GTX_CLK Stability | –100 | 100 | ppm | ||
T6 | GMII to MDI Latency | See (1) | 72 | ns |