JAJSK47D August 2020 – December 2023 DP83TD510E
PRODUCTION DATA
DP83TD510E は、IEEE 802.3cg 10Base-T1L 仕様に準拠した超低消費電力イーサネット物理層トランシーバです。PHY は非常に低ノイズのカップリング レシーバ アーキテクチャを採用しており、長いケーブルの到達距離と非常に低い消費電力を実現します。DP83TD510E は、本質安全要件をサポートするために、外部 MDI 終端を備えています。MII、RMII (Reduced MII)、RGMII、RMII Low Power 5MHz マスタ モードを介して、MAC レイヤと接続します。また、ケーブルの到達距離を 2000m 以上に延長する必要のあるアプリケーション向けに、RMII のバック ツー バック モードもサポートしています。25MHz のリファレンス クロック出力をサポートし、システム上の他のモジュールをクロックします。DP83TD510E にはケーブル診断ツール、組み込みの自己テスト、ループバック機能が内蔵されており、設計やデバッグが容易です。
部品番号 | パッケージ (1) | 本体サイズ (公称) |
---|---|---|
DP83TD510E | QFN (32) | 5.00mm × 5.00mm |