JAJSNC9C June   2022  – December 2022 DRV3256-Q1

PRODUCTION DATA  

  1. 1特長
  2. 2アプリケーション
  3. 3概要
  4. 4Revision History
    1.     Device Comparison Table
  5. 5Device and Documentation Support
    1. 5.1 Device Support
      1. 5.1.1 Device Nomenclature
    2. 5.2 Documentation Support
      1. 5.2.1 ドキュメントの更新通知を受け取る方法
    3. 5.3 サポート・リソース
    4. 5.4 Trademarks
    5. 5.5 静電気放電に関する注意事項
    6. 5.6 用語集
  6. 6Mechanical, Packaging, and Orderable Information
    1. 6.1 Package Option Addendum
    2. 6.2 Tape and Reel Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

Device Comparison Table

PART NUMBER DEVICE VARIANT MAX GATE DRIVE CURRENT SHUNT AMPLIFIERS Active Short Circuit (HS = High-Side, LS = Low-Side)
DRV3256-Q1 DRV3256A-Q1 2 A or 2.5 A 1 LS only
DRV3256B-Q1 2 A or 2.5 A 0 HS and LS
DRV3256-Q1 2 A or 2.5 A 3 HS and LS
DRV3256P-Q1(1) 2 A or 2.5 A 3 HS and LS
DRV3256P-Q1 supports Watchdog Timer function, VGLPU_CTRL, PVDD_UV2_LVL2, SD_MODE_SEL register bits in addition to the features of the device variant DRV3256-Q1.