JAJSNT6C December 2021 – August 2022 DRV8243-Q1
PRODUCTION DATA
ピン | タイプ (1) | 説明 | |
---|---|---|---|
番号 | 名称 | ||
1 | SCLK | I | SPI - シリアル・クロック入力。 |
2 | nSCS | I | SPI - チップ・セレクト。このピンはアクティブ LOW で、シリアル・インターフェイス通信を有効にします。 |
3 | PH/IN2 | I | ブリッジ動作用のコントローラ入力ピン。 詳細 については、「ブリッジ制御」セクションを参照してください。 |
4 | EN/IN1 | I | ブリッジ動作用のコントローラ入力ピン。詳細 については、「ブリッジ制御」セクションを参照してください。 |
5 | DRVOFF | I | ブリッジを Hi-Z にするためのコントローラ入力ピン。詳細については、「ブリッジ制御」セクションを参照してください。 |
6, 7, 8, 21, 22, 23 | VM | P | 電源。このピンはモーターの電源です。デバイスの電流能力に対応するため、他の VM ピン (合計 6 本) と組み合わせる必要があります。このピンは、0.1µF のセラミック・コンデンサとバルク・コンデンサを使用して GND にバイパスします。 |
9, 10, 11 | OUT1 | P | ハーフブリッジ出力 1。このピンは、モーターまたは負荷に接続します。デバイスの電流能力に対応するため、他の OUT1 ピン (合計 3 本) と組み合わせる必要があります。 |
12, 13, 14, 15, 16, 17 | GND | G | グランド・ピン。デバイスの電流能力に対応するため、他の GND ピン (合計 6 本) と組み合わせる必要があります。 |
18, 19, 20 | OUT2 | P | ハーフブリッジ出力 2。このピンは、モーターまたは負荷に接続します。デバイスの電流能力に対応するため、他の OUT2 ピン (合計 3 本) と組み合わせる必要があります。 |
24 | nSLEEP | I | SPI (S) バリアント:スリープ用コントローラ入力ピン。詳細 については、「ブリッジ制御」セクションを参照してください。このピンの電圧が SDO の VIO ロジック・レベルにもなります。 |
VDD | P | SPI (P) バリアント:デバイスのロジック電源。 | |
25 | IPROPI | I/O | ドライバ負荷電流アナログ・フィードバック。詳細については、「デバイス構成」セクションの IPROPI を参照してください。 |
26 | nFAULT | OD | コントローラへのフォルト通知。詳細については、「デバイス構成」セクションの nFAULT を参照してください。 |
27 | SDO | PP | SPI - シリアル・データ出力。データは、SCLK の立ち上がりエッジで更新されます。 |
28 | SDI | I | SPI - シリアル・データ入力。データは、SCLK の立ち下がりエッジでキャプチャされます。 |