JAJSFY1A August 2018 – June 2019 DRV8350 , DRV8350R , DRV8353 , DRV8353R
PRODUCTION DATA.
DRV835xはスマート・ゲート・ドライブ(SGD)アーキテクチャを使用して、通常はMOSFETスルー・レート制御および保護回路に必要となる外付け部品の数を減らしています。また、SGDアーキテクチャによりデッドタイムが最適化されて貫通電流状況が防止され、MOSFETのスルー・レート制御により電磁気干渉(EMI)を柔軟に低減でき、VGS監視によってゲートの短絡状況に対する保護を行えます。ゲートの強力なプルダウン回路は、望ましくないdV/dt寄生ゲート・ターンオンの防止に役立ちます。
各種のPWM制御モード(6x、3x、1x、および独立)がサポートされており、外部コントローラと簡単に接続できます。これらのモードにより、モータ・ドライバPWM制御信号のために必要なコントローラ出力の数を減らすことができます。このファミリのデバイスには1x PWMモードも含まれており、内部ブロックの通信テーブルを使用して、BLDCモータの単純なセンサ付き台形制御に使用できます。