JAJSKI7B May 2020 – May 2022 DRV8424E , DRV8425E
PRODUCTION DATA
DRV8424E、DRV8425E は、PH/EN インターフェイスを使用して制御されます。表 7-2 に、フル H ブリッジの状態を示します。この表では、DRV8424E、DRV8425E に組み込まれている電流制御機能は考慮されていないことに注意します。正の電流は、xOUT1 から xOUT2 の方向に定義されています。
nSLEEP | xEN | xPH | xOUT1 | xOUT2 | 説明 |
---|---|---|---|---|---|
0 | X | X | ハイ・インピーダンス | ハイ・インピーダンス | スリープ・モード、H ブリッジはディセーブル (ハイ・インピーダンス) |
1 | 0 | X | ハイ・インピーダンス | ハイ・インピーダンス | H ブリッジはディセーブル (ハイ・インピーダンス) |
1 | 1 | 0 | L | H | 逆方向 (xOUT2 から xOUT1 への電流) |
1 | 1 | 1 | H | L | 順方向 (xOUT1 から xOUT2 への電流) |
DRV8424P、DRV8425P は、PWM インターフェイスを使用して制御されます。表 7-3 に、フル H ブリッジの状態を示します。この表では、DRV8424P、DRV8425P に組み込まれている電流制御機能は考慮されていないことに注意します。正の電流は、xOUT1 から xOUT2 の方向に定義されています。
nSLEEP | xIN1 | xIN2 | xOUT1 | xOUT2 | 説明 |
---|---|---|---|---|---|
0 | X | X | ハイ・インピーダンス | ハイ・インピーダンス | スリープ・モード、H ブリッジはディセーブル (ハイ・インピーダンス) |
1 | 0 | 0 | L | L | ブレーキ、ローサイド・スロー・ディケイ |
1 | 0 | 1 | L | H | 逆方向 (xOUT2 から xOUT1 への電流) |
1 | 1 | 0 | H | L | 順方向 (xOUT1 から xOUT2 への電流) |
1 | 1 | 1 | H | H | ブレーキ、ハイサイド・スロー・ディケイ |