JAJSHQ9B June 2020 – July 2022 DRV8436E
PRODUCTION DATA
各 FET のアナログ電流制限回路は、ゲート駆動を止めることで、FET に流れる電流を制限します。この電流制限が tOCP 時間よりも長く続いた場合、その特定の H ブリッジの FET がディセーブルされ、nFAULT ピンは Low に駆動されます。この条件の間、チャージ・ポンプはアクティブのまま維持されます。tRETRY 時間が経過し、フォルト条件が解消した後、自動的に通常動作に復帰します (モータ・ドライバ動作の開始と nFAULT の解放)。