JAJSPD5C June   2011  – December 2022 DRV8662

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Fast Start-up (Enable Pin)
      2. 7.3.2 Gain Control
      3. 7.3.3 Adjustable Boost Voltage
      4. 7.3.4 Adjustable Boost Current Limit
      5. 7.3.5 Internal Charge Pump
      6. 7.3.6 Thermal Shutdown
    4. 7.4 Device Functional Modes
      1. 7.4.1 Startup/shutdown Sequencing
        1. 7.4.1.1 PWM Source
        2. 7.4.1.2 DAC Source
      2. 7.4.2 Low-voltage Operation
    5. 7.5 Programming
      1. 7.5.1 Programming the Boost Voltage
      2. 7.5.2 Programing the Boost Current Limit
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 DRV8662 System Diagram with DAC Input
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
          1. 8.2.1.2.1 Inductor Selection
          2. 8.2.1.2.2 Piezo Actuator Selection
          3. 8.2.1.2.3 Boost Capacitor Selection
          4. 8.2.1.2.4 Current Consumption Calculation
          5. 8.2.1.2.5 Input Filter Considerations
        3. 8.2.1.3 Application Curves
      2. 8.2.2 DRV8662 System Diagram with Filtered Single-Ended PWM Input
        1. 8.2.2.1 Design Requirements
        2. 8.2.2.2 Detailed Design Procedure
          1. 8.2.2.2.1 Input Filter Design
        3. 8.2.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 Trademarks
  12. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DRV8662 は、105V の昇圧スイッチ、パワー・ダイオード、完全差動アンプを内蔵したシングルチップのピエゾ・ハプティクス・ドライバです。この多用途デバイスは、高電圧と低電圧の両方のピエゾ・ハプティクス・アクチュエータを駆動できます。差動とシングルエンドのどちらの入力信号も使用できます。DRV8662 は、GPIO 制御のゲインとして 28.8dB、34.8dB、38.4dB、40.7dB の 4 つをサポートしています。

昇圧電圧は 2 つの外付け抵抗によって設定され、昇圧電流制限は REXT 抵抗によりプログラム可能です。昇圧コンバータ・アーキテクチャでは、電源電流の要求が REXT 抵抗で設定された制限を超えないため、DRV8662 はポータブル・アプリケーションに最適です。また、この機能により、ユーザーは希望の性能要件に基づき、特定のインダクタに合わせて DRV8662 回路を最適化できます。

DRV8662 は標準のスタートアップ時間が 1.5ms で、高速のハプティクス応答に理想的なピエゾ・ドライバです。熱過負荷保護機能により、過剰駆動によるデバイスの損傷が防止されます。

製品情報 (1)
部品番号パッケージ本体サイズ (公称)
DRV8662VQFN (20)4.00mm × 4.00mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-207882AB-DA2C-4EE7-A92C-5CD10FFAB4E3-low.gif概略回路図