JAJSIG9A
July 2020 – April 2021
DRV8706-Q1
PRODUCTION DATA
1
特長
2
アプリケーション
3
説明
4
改訂履歴
デバイス比較表
5
ピン構成
DRV8706-Q1 RHB パッケージ (VQFN) ピン機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電気的特性
6.6
タイミング要件
6.7
タイミング図
6.8
代表的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
外付け部品
7.3.2
デバイス・インターフェイス・バリアント
7.3.2.1
シリアル・ペリフェラル・インターフェイス (SPI)
7.3.2.2
ハードウェア (H/W)
7.3.3
入力 PWM モード
7.3.3.1
ハーフブリッジ制御
7.3.3.2
H ブリッジ制御
7.3.3.3
分割 HS/LS ソレノイド制御
7.3.4
スマート・ゲート・ドライバ
7.3.4.1
機能ブロック図
7.3.4.2
スルーレート制御 (IDRIVE)
7.3.4.3
ゲート・ドライブ・ステート・マシン (TDRIVE)
7.3.5
電圧増倍 (単段) チャージ・ポンプ
7.3.6
広同相差動電流シャント・アンプ
7.3.7
ピン配置
7.3.7.1
ロジック・レベル入力ピン (DRVOFF、IN1/EN、IN2/PH、nHIZx、nSLEEP、nSCS、SCLK、SDI)
7.3.7.2
ロジック・レベル・プッシュプル出力 (SDO)
7.3.7.3
ロジック・レベル・オープン・ドレイン出力 (nFAULT)
7.3.7.4
クワッドレベル入力 (GAIN)
7.3.7.5
6 レベル入力 (IDRIVE、VDS)
7.3.8
保護および診断機能
7.3.8.1
ゲート・ドライバのディセーブルとイネーブル (DRVOFF と EN_DRV)
7.3.8.2
フォルト・リセット (CLR_FLT)
7.3.8.3
DVDD ロジック電源パワーオン・リセット (DVDD_POR)
7.3.8.4
PVDD 電源低電圧監視 (PVDD_UV)
7.3.8.5
PVDD 電源過電圧監視 (PVDD_OV)
7.3.8.6
VCP チャージ・ポンプ低電圧誤動作防止 (VCP_UV)
7.3.8.7
MOSFET VDS 過電流保護 (VDS_OCP)
7.3.8.8
ゲート・ドライバ・フォルト (VGS_GDF)
7.3.8.9
過熱警告 (OTW)
7.3.8.10
サーマル・シャットダウン (OTSD)
7.3.8.11
オフライン短絡とオープン負荷検出 (OOL / OSC)
7.3.8.12
障害検出と応答の概略表
7.4
デバイスの機能モード
7.4.1
非アクティブまたはスリープ状態
7.4.2
スタンバイ状態
7.4.3
動作状態
7.5
プログラミング
7.5.1
SPI インターフェイス
7.5.2
SPI フォーマット
7.5.3
複数スレーブに対する SPI インターフェイス
7.5.3.1
デイジー・チェーン内の複数のスレーブ用 SPI インターフェイス
7.6
レジスタ・マップ
7.6.1
ステータス・レジスタ
7.6.2
制御レジスタ
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.2
詳細な設計手順
8.2.2.1
ゲート・ドライバ構成
8.2.2.1.1
VCP 負荷計算の例
8.2.2.1.2
IDRIVE 計算例
8.2.2.2
電流シャント・アンプの構成
8.2.2.3
消費電力
8.2.3
アプリケーション曲線
9
レイアウト
9.1
レイアウトのガイドライン
9.2
レイアウト例
10
デバイスおよびドキュメントのサポート
10.1
ドキュメントのサポート
10.1.1
関連資料
10.1.2
Receiving Notification of Documentation Updates
10.2
サポート・リソース
10.3
商標
10.4
Electrostatic Discharge Caution
10.5
Glossary
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
RHB|32
サーマルパッド・メカニカル・データ
RHB|32
QFND589
発注情報
jajsig9a_oa
7.3.7.1
ロジック・レベル入力ピン (DRVOFF、IN1/EN、
IN2/PH、
nHIZx、nSLEEP、nSCS、SCLK、SDI)
図 7-14
入力ピンの構造
図 7-15
入力ピンの構造 (nSCS)