JAJSI41B
February 2017 – October 2019
DS250DF210
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Timing Requirements, Retimer Jitter Specifications
7.7
Timing Requirements, Retimer Specifications
7.8
Timing Requirements, Recommended Calibration Clock Specifications
7.9
Recommended SMBus Switching Characteristics (Slave Mode)
7.10
Recommended SMBus Switching Characteristics (Master Mode)
7.11
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Device Data Path Operation
8.3.2
Signal Detect
8.3.3
Continuous Time Linear Equalizer (CTLE)
8.3.4
Variable Gain Amplifier (VGA)
8.3.5
Cross-Point Switch
8.3.6
Decision Feedback Equalizer (DFE)
8.3.7
Clock and Data Recovery (CDR)
8.3.8
Calibration Clock
8.3.9
Differential Driver With FIR Filter
8.3.9.1
Setting the Output VOD, Precursor, and Postcursor Equalization
8.3.9.2
Output Driver Polarity Inversion
8.3.10
Debug Features
8.3.10.1
Pattern Generator
8.3.10.2
Pattern Checker
8.3.10.3
Eye Opening Monitor
8.3.11
Interrupt Signals
8.4
Device Functional Modes
8.4.1
Supported Data Rates
8.4.2
SMBus Master Mode
8.4.3
Device SMBus Address
8.5
Programming
8.5.1
Bit Fields in the Register Set
8.5.2
Writing to and Reading from the Global/Shared/Channel Registers
8.6
Register Maps
9
Application and Implementation
9.1
Application Information
9.2
Typical Applications
9.2.1
Front-Port Jitter Cleaning Applications
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.2
Active Cable Applications
9.2.2.1
Design Requirements
9.2.2.2
Detailed Design Procedure
9.2.3
Backplane and Mid-Plane Applications
9.2.4
Design Requirements
9.2.5
Detailed Design Procedure
9.2.6
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
開発サポート
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
ドキュメントの更新通知を受け取る方法
12.4
サポート・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ABM|101
MPBGAL0A
サーマルパッド・メカニカル・データ
発注情報
jajsi41b_oa
jajsi41b_pm
1
特長
信号コンディショニングを内蔵した 2 チャネル、マルチレートのリタイマ
すべてのチャネルは独立に 20.6~25.8Gbps でロック (10.3125Gbps、12.5Gbps などのサブレートを含む)
非常に短いレイテンシ:25.78125Gbps のデータ速度で標準値 500ps 未満
単一電源で、低ジッタの基準クロックを必要とせず、電源デカップリングが最小限であるため、基板の配線の複雑性と BOM コストを低減
アダプティブ連続時間リニア・イコライザ(CTLE)
アダプティブ・デシジョン・フィードバック・イコライザ(DFE)
2 × 2 のクロス・ポイントを内蔵
3 タップ FIR フィルタ付きの低ジッタ・トランスミッタ
結合イコライゼーションにより、12.9GHz で 35dB を超えるチャネル損失をサポート
伝送振幅を変更可能:205mVppd~1225mVppd (標準値)
オンチップのアイ・オープニング・モニタ (EOM)、PRBS パターン・チェッカおよびジェネレータ
フロースルー配線が簡単な小型の 6mm × 6mm BGA パッケージ