JAJSI38C october   2016  – december 2020 DS280MB810

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Description (continued)
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Timing Requirements – Serial Management Bus Interface
    7. 7.7 Typical Characteristics
  9. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Device Data Path Operation
      2. 8.3.2 AC-coupled Receiver Inputs
      3. 8.3.3 Signal Detect
      4. 8.3.4 2-Stage CTLE
      5. 8.3.5 Driver DC Gain Control
      6. 8.3.6 2x2 Cross-point Switch
      7. 8.3.7 Configurable SMBus Address
    4. 8.4 Device Functional Modes
      1. 8.4.1 SMBus Slave Mode Configuration
      2. 8.4.2 SMBus Master Mode Configuration (EEPROM Self Load)
    5. 8.5 Programming
      1. 8.5.1 Transfer of Data with the SMBus Interface
    6. 8.6 Register Maps
      1. 8.6.1 Register Types: Global, Shared, and Channel
      2. 8.6.2 Global Registers: Channel Selection and ID Information
      3. 8.6.3 Shared Registers
      4. 8.6.4 Channel Registers
  10. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Backplane and Mid-Plane Reach Extension
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
      2. 9.2.2 Front-Port Applications
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
        1. 9.2.3.1 Pattern Generator Characteristics
        2. 9.2.3.2 Equalizing Moderate Pre-Channel Loss
        3. 9.2.3.3 Equalizing High Pre-Channel Loss
        4. 9.2.3.4 Equalizing High Pre-Channel Loss and Moderate Post-Channel Loss
    3. 9.3 Initialization Set Up
  11. 10Power Supply Recommendations
  12. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Examples
      1. 11.2.1 Stripline Example
      2. 11.2.2 Microstrip Example
  13. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 Receiving Notification of Documentation Updates
    3. 12.3 Support Resources
    4. 12.4 Trademarks
  14. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DS280MB810 は、最大 28Gbaud NRZ のマルチレート、マルチプロトコル・インターフェイスをサポートする超低消費電力、高性能 8 チャネル・リニア・イコライザです。バックプレーン、フロントポート、チップ・ツー・チップのアプリケーションにおいて、高速シリアル・リンクの到達範囲を拡張し、堅牢性を強化するために使用されます。

DS280MB810 は、PCB 配線を簡単にするための信号交差に使用できるだけでなく、フェイルオーバー冗長化のための 2 対 1 多重化と 1 対 2 逆多重化にも使用できる完全な 2x2 クロスポイント・スイッチを隣接チャネルの各ペア間に内蔵しています。このクロスポイントは、ピンまたは SMBus レジスタ・インターフェイスで制御できます。

DS280MB810 のイコライゼーションの線形性により、送信信号特性が維持されるため、ホストとリンク・パートナー ASIC は、送信イコライザ係数を自由にネゴシエーションできます (100G-CR4/KR4)。このリンク・トレーニング・プロトコルへの透過性により、レイテンシへの影響を最小限に抑えながら、システム・レベルの相互運用性を向上できます。DS280MB810 は、最高 28Gbaud のシンボル速度を達成し、かつピーク信号振幅が線形動作範囲に収まるように、2 レベルのパルス振幅変調 (PAM)、または NRZ をサポートしています。

各チャネルは独立して動作し、すべてのチャネルは独自に構成できます。ほとんどのアプリケーション・シナリオで、データ・レートにかかわらず同じ構成を使用できます。

DS280MB810 はパッケージの寸法が小さく、高速信号のエスケープが最適化されており、ピン互換のリタイマ・ポートフォリオが存在するため、高密度のバックプレーン・アプリケーションに理想的です。単純化された均等化制御、低い消費電力、非常に低い付加的ジッタから、100G-SR4/LR4/CR4 などのフロントポート・インターフェイスに適しています。8mm x 13mm と占有面積が小さいため、QSFP、SFP、CFP、CDFP など各種の標準フロントポート・コネクタに簡単に収まり、ヒートシンクの必要もありません。

製品情報 (1)
部品番号パッケージ本体サイズ (公称)
DS280MB810nFBGA(135)8.0mm x 13.0mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-982BFB2B-CC6C-4BCB-A91A-7F2810530DFA-low.gif簡略回路図