JAJSAK8P September 2006 – August 2024 DS90UR124-Q1 , DS90UR241-Q1
PRODUCTION DATA
TPWDNB (ピン 9) | DEN (ピン 18) | RAOFF (ピン 12) | Tx PLL ステータス (内部) | LVDS 出力 (ピン 19 および 20) |
---|---|---|---|---|
L | X | X | X | ハイ インピーダンス |
H | L | X | X | ハイ インピーダンス |
H | H | X | 未ロック | ハイ インピーダンス |
H | H | L | ロック済み | 埋め込みクロック方式シリアル データ (DS90UR124 互換) |
H | H | H | ロック済み | 埋め込みクロック方式シリアル データ (DS90C124 互換) |
RPWDNB (ピン 48) | REN (ピン 60) | RAOFF (ピン 63) | Rx PLL ステータス (内部) | ROUTn と RCLK (ピン配置図を参照) | LOCK (ピン 23) |
---|---|---|---|---|---|
L | X | X | X | ハイ インピーダンス | ハイ インピーダンス |
H | L | X | X | ハイ インピーダンス | L = PLL は未ロック、 H = PLL はロック済み |
H | H | X | 未ロック | ハイ インピーダンス | L |
H | H | L | ロック済み | データおよび RCLK アクティブ (DS90UR241 互換) | H |
H | H | H | ロック済み | データおよび RCLK アクティブ (DS90C241 互換) | H |