ホーム インターフェイス 高速 SerDes FPD-Link SerDes

DS90UR124-Q1

アクティブ

5 ~ 43MHz、DC 平衡型、24 ビット FPD-Link II デシリアライザ - 車載グレード

製品詳細

Function Deserializer Color depth (bpp) 18 Input compatibility FPD-Link LVDS Output compatibility LVCMOS Features Low-EMI Point-to-Point Communication Applications In-vehicle Infotainment (IVI) EMI reduction LVDS Diagnostics BIST Rating Automotive Operating temperature range (°C) -40 to 105
Function Deserializer Color depth (bpp) 18 Input compatibility FPD-Link LVDS Output compatibility LVCMOS Features Low-EMI Point-to-Point Communication Applications In-vehicle Infotainment (IVI) EMI reduction LVDS Diagnostics BIST Rating Automotive Operating temperature range (°C) -40 to 105
TQFP (PAG) 64 144 mm² 12 x 12
  • 18 ビット色深度のディスプレイをサポート
  • 5MHz~43MHz のピクセル クロック
  • 車載グレード製品 (AEC-Q100 グレード 2) 認定済み
  • 24:1 のインターフェイス圧縮
  • DC バランシングと埋め込みクロックにより、AC 結合データ伝送をサポート
  • 最大 10m のシールド ツイストペア ケーブルを駆動可能
  • 基準クロック不要 (デシリアライザ)
  • ISO 10605 ESD (8kV HBM を上回る ESD 構造) に適合
  • ホット プラグに対応
  • EMI 低減 – スペクトラム拡散入力に対応するシリアライザ。シリアル リンクでのデータのランダム化とシャッフル。調整可能な PTO (段階的ターンオン) LVCMOS 出力を備えたデシリアライザ
  • @Speed BIST (内蔵セルフ テスト) により、LVDS 伝送経路を検証
  • トランスミッタとレシーバの両方を個別にパワーダウン制御
  • 電源電圧範囲:3.3V ±10%
  • トランスミッタ用 48 ピン TQFP パッケージとレシーバ用 64 ピン TQFP パッケージ
  • 温度範囲:-40℃~105℃
  • DS90C241/DS90C124 との下位互換モード
  • 18 ビット色深度のディスプレイをサポート
  • 5MHz~43MHz のピクセル クロック
  • 車載グレード製品 (AEC-Q100 グレード 2) 認定済み
  • 24:1 のインターフェイス圧縮
  • DC バランシングと埋め込みクロックにより、AC 結合データ伝送をサポート
  • 最大 10m のシールド ツイストペア ケーブルを駆動可能
  • 基準クロック不要 (デシリアライザ)
  • ISO 10605 ESD (8kV HBM を上回る ESD 構造) に適合
  • ホット プラグに対応
  • EMI 低減 – スペクトラム拡散入力に対応するシリアライザ。シリアル リンクでのデータのランダム化とシャッフル。調整可能な PTO (段階的ターンオン) LVCMOS 出力を備えたデシリアライザ
  • @Speed BIST (内蔵セルフ テスト) により、LVDS 伝送経路を検証
  • トランスミッタとレシーバの両方を個別にパワーダウン制御
  • 電源電圧範囲:3.3V ±10%
  • トランスミッタ用 48 ピン TQFP パッケージとレシーバ用 64 ピン TQFP パッケージ
  • 温度範囲:-40℃~105℃
  • DS90C241/DS90C124 との下位互換モード

DS90URxxx-Q1 チップセットは、24 ビットのパラレル バスを、クロック情報が埋め込まれた、完全に透過的なデータ / 制御 FPD-Link II LVDS シリアル ストリームに変換します。このチップセットは、18 ビット色深度(RGB666)、「HS、VS、DE」、3 つの追加汎用データ チャネルを必要とするディスプレイのグラフィカル データを駆動するために設計されています。この単一のシリアル ストリームにより、パラレル データとクロック パスの間でスキューの問題が排除されるため、PCB 上の配線およびケーブルで 24 ビットのデータ バスを簡単に転送できます。本デバイスを使うと、データ パスを狭くでき、PCB レイヤ、ケーブル幅、コネクタのサイズとピン数のすべてを削減できるため、システム コストを低減できます。

DS90URxxx-Q1 は、高速 I/O に FPD-Link II LVDS 方式を採用しています。FPD-Link II LVDS は、シリアル伝送パス上で確実にデータを転送するための低消費電力かつ低ノイズの環境を提供します。動作周波数範囲について、シリアライザの出力エッジ レートを最適化することにより、さらに EMI が低減されます。

さらに、このデバイスにはプリエンファシス機能があり、損失の多いケーブル上で長距離の伝送を行えるよう信号をブーストできます。内部の DC バランスされたエンコードおよびデコードを使用して、AC カップリング相互接続に対応できます。テキサス・インスツルメンツ独自のランダム ロックを使うと、シリアライザのパラレル データは、REFCLK を必要とせずに、デシリアライザに対してランダム化されます。

DS90URxxx-Q1 チップセットは、24 ビットのパラレル バスを、クロック情報が埋め込まれた、完全に透過的なデータ / 制御 FPD-Link II LVDS シリアル ストリームに変換します。このチップセットは、18 ビット色深度(RGB666)、「HS、VS、DE」、3 つの追加汎用データ チャネルを必要とするディスプレイのグラフィカル データを駆動するために設計されています。この単一のシリアル ストリームにより、パラレル データとクロック パスの間でスキューの問題が排除されるため、PCB 上の配線およびケーブルで 24 ビットのデータ バスを簡単に転送できます。本デバイスを使うと、データ パスを狭くでき、PCB レイヤ、ケーブル幅、コネクタのサイズとピン数のすべてを削減できるため、システム コストを低減できます。

DS90URxxx-Q1 は、高速 I/O に FPD-Link II LVDS 方式を採用しています。FPD-Link II LVDS は、シリアル伝送パス上で確実にデータを転送するための低消費電力かつ低ノイズの環境を提供します。動作周波数範囲について、シリアライザの出力エッジ レートを最適化することにより、さらに EMI が低減されます。

さらに、このデバイスにはプリエンファシス機能があり、損失の多いケーブル上で長距離の伝送を行えるよう信号をブーストできます。内部の DC バランスされたエンコードおよびデコードを使用して、AC カップリング相互接続に対応できます。テキサス・インスツルメンツ独自のランダム ロックを使うと、シリアライザのパラレル データは、REFCLK を必要とせずに、デシリアライザに対してランダム化されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
9 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DS90URxxx-Q1 5MHz~43MHz、DC 平衡型、24 ビット、FPD-Link II シリアライザおよびデシリアライザ チップセット データシート (Rev. P 翻訳版) PDF | HTML 英語版 (Rev.P) PDF | HTML 2025年 1月 15日
アプリケーション・ノート DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES (Rev. E) 2013年 4月 29日
アプリケーション・ノート LVDS Repeaters and Crosspoints Extend the Reach of FPD-Link II Interfaces (Rev. A) 2013年 4月 29日
アプリケーション・ノート AN-1807 FPD-Link II Display SerDes Overview (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-2068 DS90UR241/124 Spread Spectrum Tolerance Support (Rev. B) 2013年 4月 26日
アプリケーション・ノート Extending the Reach of a FPD-Link II Interface with Cable Drivers and Equalizers (Rev. A) 2013年 4月 26日
ユーザー・ガイド High Efficiency Portable Media Player (PMP) Dock Station User Guide 2012年 1月 27日
ユーザー・ガイド DS90UR241/DS90UR124 SERDES Evaluation Kit User's Guide 2012年 1月 26日
ユーザー・ガイド FPD to SERDES (UR) Translator Chip DS99R421 Evaluation Kit User's Guide 2012年 1月 26日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

SERDESUR-43USB — DS90UR241 / DS90UR124 評価キット、シリアライザおよびデシリアライザ・チップセット

The SERDESUR-43 is an evaluation kit designed to demonstrate performance and capabilities of the DS90UR124 and DS90UR241 FPD-Link II Serializer/Deserializer Chipset.

The DS90UR241 Serializer board accepts LVCMOS input signals and provides single serialized FPD-LInk II LVDS data pair as an output. (...)

ユーザー ガイド: PDF
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
リファレンス・デザイン

TIDA-00137 — WVGA デジタル・ビデオ SerDes、車載 TFT LCD ディスプレイ用、DVP インターフェイス付き

The TIDA-00137 reference design is a high speed serial video interface to connect a remote automotive WVGA TFT LCD display with DVP (LVCMOS) Interface to a video processing system. It uses TIs FPD-Link II SerDes technology to transmit uncompressed video data over shielded twisted pair cable. (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00136 — WVGA デジタル・ビデオ SerDes、車載 TFT LCD ディスプレイ用、OpenLDI インターフェイス・リファレンス・デザイン付き

The TIDA-00136 reference design is a high speed serial video interface to connect a remote automotive WVGA TFT LCD display with OpenLDI (LVDS) Interface to a video processing system. It uses TIs FPD-Link II SerDes technology to transmit uncompressed video data over shielded twisted pair or Coax (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
TQFP (PAG) 64 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ