JAJSCF9B
June 2015 – October 2024
FDC2112
,
FDC2114
,
FDC2212
,
FDC2214
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
デバイスの比較
5
ピン構成および機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報
6.5
電気的特性
6.6
タイミング要件
6.7
スイッチング特性- I2C
6.8
代表的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
クロック アーキテクチャ
7.3.2
マルチチャネルおよびシングル チャネル動作
7.3.3
ゲインおよびオフセット (FDC2112、FDC2114のみ)
7.3.4
電流駆動制御レジスタ
7.3.5
デバイス ステータス レジスタ
7.3.6
入力デグリッチ フィルタ
7.4
デバイスの機能モード
7.4.1
起動モード
7.4.2
通常(変換)モード
7.4.3
スリープ モード
7.4.4
シャットダウン・モード
7.4.4.1
リセット
7.5
プログラミング
7.5.1
I2C インターフェイス仕様
7.6
レジスタ マップ
7.6.1
レジスタ一覧
7.6.2
アドレス0x00、DATA_CH0
7.6.3
アドレス 0x01、DATA_LSB_CH0 (FDC2212/FDC2214 のみ)
7.6.4
アドレス0x02、DATA_CH1
7.6.5
アドレス 0x03、DATA_LSB_CH1 (FDC2212/FDC2214 のみ)
7.6.6
アドレス 0x04、DATA_CH2 (FDC2114、FDC2214 のみ)
7.6.7
アドレス 0x05、DATA_LSB_CH2 (FDC2214 のみ)
7.6.8
アドレス 0x06、DATA_CH3 (FDC2114、FDC2214 のみ)
7.6.9
アドレス 0x07、DATA_LSB_CH3 (FDC2214 のみ)
7.6.10
アドレス0x08、RCOUNT_CH0
7.6.11
アドレス0x09、RCOUNT_CH1
7.6.12
アドレス 0x0A、RCOUNT_CH2 (FDC2114、FDC2214 のみ)
7.6.13
アドレス 0x0B、RCOUNT_CH3 (FDC2114、FDC2214 のみ)
7.6.14
アドレス0x0C、OFFSET_CH0(FDC2112 / FDC2114のみ)
7.6.15
アドレス0x0D、OFFSET_CH1(FDC2112 / FDC2114のみ)
7.6.16
アドレス0x0E、OFFSET_CH2(FDC2114のみ)
7.6.17
アドレス0x0F、OFFSET_CH3(FDC2114のみ)
7.6.18
アドレス0x10、SETTLECOUNT_CH0
7.6.19
アドレス0x11、SETTLECOUNT_CH1
7.6.20
アドレス 0x12, SETTLECOUNT_CH2 (FDC2114、FDC2214 のみ)
7.6.21
アドレス 0x13、SETTLECOUNT_CH3 (FDC2114、FDC2214 のみ)
7.6.22
アドレス0x14、CLOCK_DIVIDERS_CH0
7.6.23
アドレス0x15、CLOCK_DIVIDERS_CH1
7.6.24
アドレス 0x16、CLOCK_DIVIDERS_CH2 (FDC2114、FDC2214 のみ)
7.6.25
アドレス 0x17、CLOCK_DIVIDERS_CH3 (FDC2114、FDC2214 のみ)
7.6.26
アドレス0x18、STATUS
7.6.27
アドレス0x19、ERROR_CONFIG
7.6.28
アドレス0x1A、CONFIG
7.6.29
アドレス0x1B、MUX_CONFIG
7.6.30
アドレス0x1C、RESET_DEV
7.6.31
アドレス0x1E、DRIVE_CURRENT_CH0
7.6.32
アドレス0x1F、DRIVE_CURRENT_CH1
7.6.33
アドレス 0x20, DRIVE_CURRENT_CH2 (FDC2114/FDC2214 のみ)
7.6.34
アドレス 0x21、DRIVE_CURRENT_CH3 (FDC2114/FDC2214 のみ)
7.6.35
アドレス0x7E、MANUFACTURER_ID
7.6.36
アドレス0x7F、DEVICE_ID
8
アプリケーションと実装
8.1
アプリケーション情報
8.1.1
センサ構成
8.1.2
シールド
8.1.3
パワー サイクルを使用したアプリケーション
8.1.4
インダクタの自己共振周波数
8.1.5
アプリケーション曲線
8.2
代表的なアプリケーション
8.2.1
回路図
8.2.2
設計要件
8.2.3
詳細な設計手順
8.2.3.1
推奨されるレジスタの初期設定値
8.2.4
アプリケーション曲線
8.3
設計のベスト プラクティス
8.4
電源に関する推奨事項
8.5
レイアウト
8.5.1
レイアウトのガイドライン
8.5.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントの更新通知を受け取る方法
9.2
サポート・リソース
9.3
商標
9.4
静電気放電に関する注意事項
9.5
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RGH|16
MPQF182B
サーマルパッド・メカニカル・データ
RGH|16
QFND440A
発注情報
jajscf9b_oa
jajscf9b_pm
4
デバイスの比較
表 4-1 デバイスの比較
部品番号
分解能
チャネル
パッケージ
FDC2112
12 ビット
2
WSON-12
FDC2114
12 ビット
4
WQFN-16
FDC2212
28 ビット
2
WSON-12
FDC2214
28 ビット
4
WQFN-16