JAJSSV1B December   2017  – January 2024 FPC202

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Switching Characteristics
    8. 6.8 Typical Characteristics
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Host-Side Control Interface
      2. 7.3.2  LED Control
        1. 7.3.2.1 Configurations with up to eight LEDs per port
      3. 7.3.3  Low-Speed Output Signal Control
      4. 7.3.4  Low-Speed Input Status and Interrupt Generation
      5. 7.3.5  Downstream (Port-Side) I2C Master
      6. 7.3.6  Data Pre-Fetch From Modules
      7. 7.3.7  Scheduled Write
      8. 7.3.8  Protocol Timeouts
      9. 7.3.9  General-Purpose Inputs/Outputs
      10. 7.3.10 Hot-Plug Support
    4. 7.4 Device Functional Modes
      1. 7.4.1 I2C Host-Side Control Interface
      2. 7.4.2 SPI Host-Side Control Interface
        1. 7.4.2.1 SPI Frame Structure
        2. 7.4.2.2 SPI Read Operation
        3. 7.4.2.3 SPI Write Operation
    5. 7.5 Programming
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 SFP/QSFP Port Management
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
        3. 8.2.1.3 Application Curves
    3. 8.3 Power Supply Recommendations
      1. 8.3.1 Power Supply Sequencing
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

FPC202 デュアル ポート コントローラは、SFP、QSFP、Mini-SAS HD など一般的なポート タイプ用の低速信号アグリゲータとして機能します。FPC202 は 2 つのポートの低速制御信号および I2C 信号をすべて集約し、使いやすい単一の管理インターフェイスをホストに提供します (I2C または SPI)。複数の FPC202 を使用すると、ホストに対する 1 つの共通の制御インターフェイスを備えたポート数の多いアプリケーションが実現できます。

FPC202 は PCB の裏側でプレスフィット コネクタの下に配置できるよう設計されているため、配線が簡単に行えます。ポートの低速信号を、この局所化された方法で制御することにより、I/O 数の少ない制御デバイス (FPGA、CPLD、MCU) を使用でき、配線レイヤの密度が低減されるため、システムの BOM コストを削減できます。

FPC202 は標準の SFF-8431、SFF-8436、SFF-8449 低速管理インターフェイスに準拠しており、各ポートに専用の 100/400kHz I2C インターフェイスが搭載されています。ポート ステータスLEDの駆動や電源スイッチの制御などの機能を実行するため、追加の汎用ピンも利用可能です。LED ドライバは、点滅や調光のプログラムなどの便利な機能を備えています。ホスト コントローラへのインターフェイスは、低電圧の I/O をサポートするために 1.8V~3.3V の独立電源で動作できます。

各ポートは、合計 4 つの LED ドライバ、12 の汎用 I/O、2 つのダウンストリーム I2C バスを備えています。この拡張 I/O セットにより、追加部品やシステム内機能の制御が可能になります。1 ポートにつき 4 つを超える LED が必要な場合は、汎用出力を使用して追加 LED を駆動できます。

FPC202 は各モジュールでユーザーが指定したレジスタからデータをプリフェッチできるため、ホストは高速な I2C (最高 1MHz) または SPI (最高 10MHz) インターフェイスでデータへすぐにアクセスできます。さらに、FPC202 は制御下のポートのいずれかに関連する重要な、ユーザー構成可能なイベントが発生した場合、ホストへの割り込みをトリガできます。このため、モジュールを継続的にポーリングする必要はありません。

パッケージ情報
部品番号(1) パッケージ(2) パッケージ サイズ(3)
FPC202 RHU (WQFN、56) 11 mm × 5 mm
製品比較表を参照してください。
詳細は、セクション 11 を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-4AB07F1E-CD8A-482E-809F-01F2A77D7A3E-low.gif概略ブロック図