JAJSV80L May 2005 – August 2024 GD65232 , GD75232
PRODUCTION DATA
GD65232 および GD75232 は、テキサス・インスツルメンツの業界標準の SN75188 および SN75189 バイポーラ クワッド ドライバおよびレシーバからの 3 つのドライバと 5 つのレシーバを組み合わせたものです。ピン配置が SN75C185 のフロースルー設計と一致しているため、部品数と必要な基板面積が削減され、UART と IBM™ PC/AT 互換機のシリアル ポート コネクタを簡単に接続できます。GD65232 および GD75232 のバイポーラ回路と処理により、低コストの堅牢なソリューションを実現できますが、SN75C185 と比較して静止電力が高くなり、外付けの受動部品が必要になります。
GD65232 および GD75232 は、TIA/EIA-232-F および ITU (旧称 CCITT) V.28 規格の要件に準拠しています。これらの規格は、ホスト コンピュータとペリフェラルの間で、最大 20kbit の信号速度でデータを交換するためのものです。これらのデバイスのスイッチング速度は十分に高速であり、より小さい容量性負荷 (より短いケーブル) で最大 120kbit のレートをサポートできます。ケーブルとインターフェイス回路の両端に設計制御を使用しない場合、高い信号速度での相互運用性は期待できません。最大 120kbit の信号速度での相互運用性を実現するには、TIA/EIA-423-B (ITU V.10) および TIA/EIA-422-B (ITU V.11) 規格の使用をお勧めします。
部品番号 | パッケージ (1) | パッケージ サイズ(2) |
---|---|---|
GD65232 GD75232 |
SSOP (DB、20) | 7.2mm × 7.8mm |
SOIC (DW、20) | 12.8mm × 10.3mm | |
PDIP (N、20) | 24.33mm × 9.4mm | |
TSSOP (PW、20) | 6.5mm × 6.4mm |