JAJSL42H January 2020 – May 2022 ISO6720-Q1 , ISO6721-Q1 , ISO6721R-Q1
PRODUCTION DATA
これらのデバイスを絶縁電源と組み合わせて使用することで、CAN、LIN などのデータ・バスのノイズ電流によって敏感な回路が損傷を受けることを防止できます。革新的なチップ設計およびレイアウト技法により、ISO672x-Q1 は電磁両立性が大幅に強化されているため、システム・レベルの ESD、EFT、サージ、および放射のコンプライアンスを容易に達成できます。ISO672x-Q1 デバイス・ファミリは、8 ピン SOIC ワイド・ボディ (DWV) パッケージと 8 ピン SOIC ナロー・ボディ (D) パッケージで供給され、旧世代品に対してピン互換です。