JAJSDZ5
October 2017
LM2623-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Gated Oscillator Control Scheme
7.3.2
Cycle-To-Cycle PFM
7.3.3
Shutdown
7.3.4
Internal Current Limit and Thermal Protection
7.4
Device Functional Modes
7.4.1
Pulse Frequency Modulation (PFM)
7.4.2
Low Voltage Start-Up
8
Applications and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Non-Linear Effect
8.2.2.2
Choosing the Correct C3 Capacitor
8.2.2.3
Setting the Output Voltage
8.2.2.4
VDD Supply
8.2.2.5
Setting the Switching Frequency
8.2.2.6
Output Diode Selection
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
Boost Output Capacitor Placement
10.1.2
Schottky Diode Placement
10.1.3
Boost Input / VDD Capacitor Placement
10.2
Layout Example
10.3
WSON Package Devices
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
デベロッパー・ネットワークの製品に関する免責事項
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
NHL|14
MPDS421
サーマルパッド・メカニカル・データ
発注情報
jajsdz5_oa
7
Detailed Description