JAJSNE2A October 2022 – November 2025 LM51231-Q1
PRODUCTION DATA
本デバイスは、実効ゲインが 10 (ACS) のハイサイド電流検出アンプを搭載しており、PWM コンパレータに内部勾配補償ランプを提供して、高デューティ サイクルでの分数調波発振を防止します。デバイスは、電流検出アンプの入力に 45mV のピーク勾配補償ランプ (VSLOPE) を生成します。これは、PWM コンパレータ入力で 0.45V ピーク (100% デューティ サイクル時) の勾配補償ランプです。
ピーク電流モードの制御理論に従い、勾配補償ランプの勾配は、デューティ サイクルが高いときに分数調波振動を防止するため、検出されるインダクタ電流の立ち下がり勾配の半分よりも大きい必要があります。したがって、勾配補償の最小値は式 11 を満たす必要があります。
ここで、