JAJSV63A
August 2024 – August 2024
LM5137-Q1
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
概要
4
Device Comparison Table
5
Pin Configuration and Functions
5.1
Wettable Flanks
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Input Voltage Range (VIN)
7.3.2
Bias Supply Regulator (VCC, BIAS1/VOUT1, VDDA)
7.3.3
Precision Enable (EN1, EN2)
7.3.4
Switching Frequency (RT)
7.3.5
Pulse Frequency Modulation and Synchronization (PFM/SYNC)
7.3.6
Synchronization Out (SYNCOUT)
7.3.7
Dual Random Spread Spectrum (DRSS)
7.3.8
Configurable Soft Start (RSS)
7.3.9
Output Voltage Setpoints (FB1, FB2)
7.3.10
Minimum Controllable On-Time
7.3.11
Error Amplifier and PWM Comparator (FB1, FB2, COMP1, COMP2)
7.3.11.1
Slope Compensation
7.3.12
Inductor Current Sense (ISNS1+, BIAS1/VOUT1, ISNS2+, VOUT2)
7.3.12.1
Shunt Current Sensing
7.3.12.2
Inductor DCR Current Sensing
7.3.13
MOSFET Gate Drivers (HO1, HO2, LO1, LO2)
7.3.14
Output Configurations (CNFG)
7.3.14.1
Independent Dual-Output Operation
7.3.14.2
Single-Output Interleaved Operation
7.3.14.3
Single-Output Multiphase Operation
7.4
Device Functional Modes
7.4.1
Sleep Mode
7.4.2
PFM Mode
8
Application and Implementation
8.1
Application Information
8.1.1
Power Train Components
8.1.1.1
Power MOSFETs
8.1.1.2
Buck Inductor
8.1.1.3
Output Capacitors
8.1.1.4
Input Capacitors
8.1.1.5
EMI Filter
8.1.2
Error Amplifier and Compensation
8.2
Typical Applications
8.2.1
Design 1 – Dual 5V and 3.3V, 20A Buck Regulator for 12V Automotive Battery Applications
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.2.1
Custom Design With WEBENCH® Tools
8.2.1.2.2
Custom Design With Excel Quickstart Tool
8.2.1.2.3
Inductor Calculations
8.2.1.2.4
Shunt Resistors
8.2.1.2.5
Ceramic Output Capacitors
8.2.1.2.6
Ceramic Input Capacitors
8.2.1.2.7
Feedback Resistors
8.2.1.2.8
Input Voltage UVLO Resistors
8.2.1.2.9
Compensation Components
8.2.1.3
Application Curves
8.2.2
Design 2 – Two-Phase, Single-Output Buck Regulator for Automotive ADAS Applications
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.3
Design 3 – 12V, 20A, 400kHz, Two-Phase Buck Regulator for 48V Automotive Applications
8.2.3.1
Design Requirements
8.2.3.2
Detailed Design Procedure
8.2.3.3
Application Curves
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.1.1
Power Stage Layout
8.4.1.2
Gate Drive Layout
8.4.1.3
PWM Controller Layout
8.4.1.4
Thermal Design and Layout
8.4.1.5
Ground Plane Design
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Device Support
9.1.1
サード・パーティ製品に関する免責事項
9.1.2
Development Support
9.1.2.1
Custom Design With WEBENCH® Tools
9.2
Documentation Support
9.2.1
Related Documentation
9.2.1.1
PCB Layout Resources
9.2.1.2
Thermal Design Resources
9.3
ドキュメントの更新通知を受け取る方法
9.4
サポート・リソース
9.5
Trademarks
9.6
静電気放電に関する注意事項
9.7
用語集
10
Revision History
11
Mechanical, Packaging, and Orderable Information
11.1
Tape and Reel Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RHA|36
MPQF611A
サーマルパッド・メカニカル・データ
発注情報
jajsv63a_oa
1
特長
車載アプリケーション用に AEC-Q100 認定済み:
デバイス温度グレード 1:–40℃~125℃の動作時周囲温度
機能安全対応
機能安全システムの設計に役立つ資料を利用可能
機能安全準拠
オプション
–
ASIL B および ASIL D
–
リクエスト
により入手可能 (
LM5137F-Q1
)
多用途のデュアル同期整流降圧 DC/DC コントローラ
4V~
80V
の広い入力電圧範囲
精度 1% の固定 3.3V、5V、12V 出力または可変出力 (0.8V~
60V
)
接合部温度:150℃ (最大値)
100% デューティ サイクルに対応するチャージ ポンプ ゲート ドライバ
2 つのインターリーブ同期整流降圧チャネル
2 チャネルまたは単一出力多相
最大 4 相にスタック可能
SYNC In および SYNC Out 機能
堅牢な設計用の本質的な保護機能
ヒカップ モードによる過電流の内部保護
独立した ENABLE および PGOOD 機能
可変出力電圧ソフト スタート
VCC とゲート駆動の UVLO 保護
ヒステリシス付きのサーマル シャットダウン保護
超低 EMI 要件向けの設計
デュアル ランダム スペクトラム拡散機能 (
DRSS
)
スイッチング周波数:100kHz~2.5MHz
ウェッタブル フランク付き VQFN-36
パッケージ
WEBENCH®
Power Designer
により、
LM5137-Q1
を使用するカスタム設計を作成