JAJSSD9D April 2006 – February 2024 LM94
PRODUCTION DATA
レジスタ アドレス |
読み出し / 書き込み |
レジスタ 名 |
ビット 7 | ビット 6 | ビット 5 | ビット 4 | ビット 3 | ビット 2 | ビット 1 | ビット 0 | デフォルト 値 |
---|---|---|---|---|---|---|---|---|---|---|---|
CFh | R/W | PWM2 制御 4 |
RES | RES | RES | RES | HF_LUT _MAP |
FREQ2 | 00h |
ビット | 名称 | R/W | 説明 |
---|---|---|---|
2:0 | FREQ2 | R/W | PWM2 周波数制御。PWM1 制御 4 レジスタの FREQ1 と同じ方法で、PWM2 出力の周波数を制御します。 |
3 | HF_LUT_MAP | R/W | PWM 周波数が 22.5kHz に設定されている場合、LUT での PWM デューティ サイクルの割り当てに対して、2 つの異なるマップから選択します。LUT 4 つ、VRD ランプ、PROCHOT ランプ、スピンアップ、低分解能オーバーライドはすべて、このビットの影響を受けます。このビットがクリアされている場合、LUT デューティ サイクルの割り当ては 25% から 6.25% 単位で増加します。このビットが設定されている場合、デューティ サイクルのマッピングは低周波数の表と一致します。PWM 周波数が 22.5kHz 以外に設定されている場合、このビットによる影響はなく、低 PWM 周波数マッピングが使用されます。 |
7:4 | RES | R | 予約済み |
FREQ1 | PWM1 の 周波数 (Hz) |
---|---|
0h | 22500 |
1h | 96 |
2h | 84 |
3h | 72 |
4h | 60 |
5h | 48 |
6h | 36 |
7h | 12 |
HF_LUT_MAP = 0 のときの LUT デューティサイクルの割り当て | HF_LUT_MAP = 1 のときの LUT デューティ サイクルの割り当て (低 PWM 周波数マッピング) |
|||
---|---|---|---|---|
LUT ステップ | デューティ サイクル (%) | LUT ステップ | デューティ サイクル (%) | |
1 | 25 | 1 | 25 | |
2 | 31.25 | 2 | 28.57 | |
3 | 37.5 | 3 | 32.14 | |
4 | 43.75 | 4 | 35.71 | |
5 | 50 | 5 | 39.29 | |
6 | 56.25 | 6 | 42.86 | |
7 | 62.25 | 7 | 46.43 | |
8 | 68.75 | 8 | 50 | |
9 | 75 | 9 | 53.57 | |
10 | 81.25 | 10 | 57.14 | |
11 | 87.5 | 11 | 71.43 | |
12 | 93.75 | 12 | 85.71 | |
13 | 100 | 13 | 100 |