JAJSSD9D April 2006 – February 2024 LM94
PRODUCTION DATA
電源オン時に、電源電圧がパワー オン リセットのスレッショルド レベルを超えると、RESET 出力がアサートされます (電気的特性を参照)。RESET 出力はオープン ドレインであるため、VDD に接続された外部プルアップ抵抗と一緒に使用する必要があります。パワー オン リセットが完了すると、RESET ピンは入力となり、RESET のアサートから 10µs 後に LM94 構成レジスタの LOCK ビットがクリアされます。さらに、RESET のアサートから 10 µs 後、スリープ制御レジスタは自動的に S4/S5 に設定されます。これにより、S4/S5 のマスキング定義に従って、いくつかのエラー イベントがマスクされます。RESET ピンはアクティブ入力になるため、いかなるときでもフローティングのままにしないでください。フローティングのままにすると、LM94 が S4/S5 にドリフトし、予測不能な動作をする可能性があります。確実に検出できるようにするには、RESET を 4µs 以上アサートする必要があります。
レジスタ タイプ | パワーオン リセット | 外部 リセット |
---|---|---|
工場レジスタ | x | |
BMC エラー ステータス レジスタ | x | |
ホスト エラー ステータス レジスタ | x | |
値レジスタ | ||
制限レジスタ | x | |
セットアップ レジスタ | x | |
LM94 構成ロック ビット | x | x |
LM94 構成 GMSK ビット | x (リセット) | |
スリープ マスク | x | |
スリープ状態制御 | x | |
その他のマスク レジスタ | x |
他のすべてのレジスタは、パワーオン リセットや外部リセットの影響を受けません。