JAJSIG5C
May 2019 – December 2024
LMG1025-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Switching Characteristics
5.7
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Input Stage
6.3.2
Output Stage
6.3.3
Bias Supply and Under Voltage Lockout
6.3.4
Overtemperature Protection (OTP)
6.4
Device Functional Modes
7
Application and Implementation
7.1
Application Information
7.2
Typical Application
7.2.1
Design Requirements
7.2.2
Detailed Design Procedure
7.2.2.1
Handling Ground Bounce
7.2.2.2
Creating Nanosecond Pulse
7.2.2.3
VDD and Overshoot
7.2.2.4
Operating at Higher Frequency
7.2.3
Application Curves
8
Power Supply Recommendations
9
Layout
9.1
Layout Guidelines
9.1.1
Gate Drive Loop Inductance and Ground Connection
9.1.2
Bypass Capacitor
9.2
Layout Example
10
Device and Documentation Support
10.1
Device Support
10.1.1
サード・パーティ製品に関する免責事項
10.2
ドキュメントの更新通知を受け取る方法
10.3
サポート・リソース
10.4
静電気放電に関する注意事項
10.5
Trademarks
10.6
用語集
11
Revision History
12
Mechanical, Packaging, and Orderable Information
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DEE|6
サーマルパッド・メカニカル・データ
6
Detailed Description