JAJSTK3 March 2024 LMG3425R050
PRODUCTION DATA
LMG3425R050およびその周辺部品の正しいレイアウトは、正しい動作に不可欠です。ここに示すレイアウトは、図 8-1に示すGaNデバイスの回路図を反映しています。これらのレイアウトは良好な結果が得られることが示されており、ガイドラインを意図しています。しかし、別のレイアウト方法で、許容される性能を得ることもできます。また、デバイスの最新の推奨PCBフットプリントについては、メカニカル、パッケージ、および注文情報のランド・パターンの例を参照してください。
最上層レイアウトと中間層レイアウトを示します。レイアウトは、LMG3425R050U1およびU2コンポーネントの配置に拡大されます。中間層レイアウトには、リーダーが最上層と中間層のレイアウトを整列できるように、最上層の部品のアウトラインが含まれています。
図 8-10 ハーフブリッジの最上層レイアウト
図 8-11 ハーフブリッジの中間層レイアウト