JAJSFL4B
April 2016 – June 2018
LMH0324
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
ブロック概略図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Recommended SMBus Interface AC Timing Specifications
6.7
Serial Parallel Interface (SPI) AC Timing Specifications
6.8
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
4-Level Input Configuration Pins
7.3.2
Carrier Detect
7.3.3
Adaptive Cable Equalizer
7.3.4
Launch Amplitude
7.3.5
Input-Output Mux Selection
7.3.6
Output Function Control
7.3.7
Output Driver Amplitude and De-Emphasis Control
7.3.8
Additional Programmability
7.3.8.1
Cable Length Indicator (CLI)
7.3.8.2
Digital MUTEREF
7.4
Device Functional Modes
7.4.1
System Management Bus (SMBus) Mode
7.4.1.1
SMBus Read and Write Transactions
7.4.1.1.1
SMBus Write Operation Format
7.4.1.1.2
SMBus Read Operation Format
7.4.2
Serial Peripheral Interface (SPI) Mode
7.4.2.1
SPI Read and Write Transactions
7.4.2.1.1
SPI Write Transaction Format
7.4.2.1.2
SPI Read Transaction Format
7.4.2.2
SPI Daisy Chain
7.5
LMH0324 Register Map
7.5.1
Share Register Page
7.5.2
CableEQ/Drivers Register Page
8
Application and Implementation
8.1
Application Information
8.1.1
General Guidance for SMPTE Applications
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Recommended VOD and DE Register Settings
8.2.4
Application Performance Plots
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
RTW|24
サーマルパッド・メカニカル・データ
RTW|24
QFND450A
発注情報
jajsfl4b_oa
jajsfl4b_pm
7.2
Functional Block Diagram