JAJSHK5C
October 2011 – June 2019
LMR10520
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション
4
改訂履歴
5
Pin Configuration and Functions
Pin Descriptions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
Recommended Operating Ratings
6.3
Electrical Characteristics
6.4
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Soft-Start
7.3.2
Output Overvoltage Protection
7.3.3
Undervoltage Lockout
7.3.4
Current Limit
7.3.5
Thermal Shutdown
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Detailed Design Procedure
8.2.1.1
Custom Design With WEBENCH® Tools
8.2.1.2
Inductor Selection
8.2.1.3
Input Capacitor
8.2.1.4
Output Capacitor
8.2.1.5
Catch Diode
8.2.1.6
Output Voltage
8.2.1.7
Calculating Efficiency and Junction Temperature
8.2.2
Application Curves
8.2.3
Other System Examples
8.2.3.1
LMR10520X Design Example 1
8.2.3.2
LMR10510X Design Example 2
8.2.3.3
LMR10510Y Design Example 3
8.2.3.4
LMR10510Y Design Example 4
9
Layout
9.1
Layout Guidelines
9.2
Layout Example
9.3
Thermal Definitions
9.4
WSON Package
10
デバイスおよびドキュメントのサポート
10.1
デバイス・サポート
10.1.1
デベロッパー・ネットワークの製品に関する免責事項
10.1.2
開発サポート
10.1.2.1
WEBENCH®ツールによるカスタム設計
10.2
ドキュメントの更新通知を受け取る方法
10.3
コミュニティ・リソース
10.4
商標
10.5
静電気放電に関する注意事項
10.6
Glossary
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
NGG|6
MPDS395
サーマルパッド・メカニカル・データ
発注情報
jajshk5c_oa
jajshk5c_pm
8.2.3.4
LMR10510Y Design Example 4
Figure 23.
LMR10520Y (3 MHz): V
IN
= 5 V, V
OUT
= 1.2 V at 2 A