JAJSHB8A
May 2019 – October 2019
LMR34206-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
3.1
概略回路図
4
改訂履歴
5
概要(続き)
6
Device Comparison Table
7
Pin Configuration and Functions
Pin Functions
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Thermal Information
8.5
Electrical Characteristics
8.6
Timing Requirements
8.7
System Characteristics
8.8
Typical Characteristics
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
Power-Good Flag Output
9.3.2
Enable and Start-up
9.3.3
Current Limit and Short Circuit
9.3.4
Undervoltage Lockout and Thermal Shutdown
9.4
Device Functional Modes
9.4.1
Auto Mode
9.4.2
Forced PWM Operation
9.4.3
Dropout
9.4.4
Minimum Switch On-Time
9.4.5
Spread Spectrum Operation
10
Application and Implementation
10.1
Application Information
10.2
Typical Application
10.2.1
Design Requirements
10.2.1.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.2.1
Choosing the Switching Frequency
10.2.2.2
Setting the Output Voltage
10.2.2.3
Inductor Selection
10.2.2.4
Output Capacitor Selection
10.2.2.5
Input Capacitor Selection
10.2.2.6
CBOOT
10.2.2.7
VCC
10.2.2.8
External UVLO
10.2.2.9
Maximum Ambient Temperature
10.2.3
Application Curves
11
Power Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.1.1
Ground and Thermal Considerations
12.2
Layout Example
13
デバイスおよびドキュメントのサポート
13.1
デバイス・サポート
13.1.1
開発サポート
13.2
ドキュメントのサポート
13.2.1
関連資料
13.3
ドキュメントの更新通知を受け取る方法
13.4
サポート・リソース
13.5
商標
13.6
静電気放電に関する注意事項
13.7
Glossary
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RNX|12
MPQF465A
サーマルパッド・メカニカル・データ
RNX|12
QFND597B
発注情報
jajshb8a_oa
10.2.1
Design Requirements