JAJSPI9H June   2011  – November 2024 LP2951-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics (Both Legacy and New Chip)
    6. 5.6 Timing Requirements (New Chip only)
    7. 5.7 Typical Characteristics
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Feature Description
      1. 6.3.1 Output Enable
      2. 6.3.2 Dropout Voltage
      3. 6.3.3 Current Limit
      4. 6.3.4 Undervoltage Lockout (UVLO)
      5. 6.3.5 Thermal Shutdown
    4. 6.4 Device Functional Modes
      1. 6.4.1 Shutdown Mode
  8. Application and Implementation
    1. 7.1 Application Information
      1. 7.1.1 Reverse Current
      2. 7.1.2 Input and Output Capacitor Requirements
      3. 7.1.3 Estimating Junction Temperature
      4. 7.1.4 Power Dissipation (PD)
    2. 7.2 Typical Application
      1. 7.2.1 Design Requirements
        1. 7.2.1.1 Recommended Capacitor Types
          1. 7.2.1.1.1 Recommended Capacitors (Legacy Chip)
            1. 7.2.1.1.1.1 ESR Range (Legacy Chip)
          2. 7.2.1.1.2 Recommended Capacitors (New Chip)
      2. 7.2.2 Detailed Design Procedure
        1. 7.2.2.1 Feedback Resistor Selection
        2. 7.2.2.2 Feedforward Capacitor
      3. 7.2.3 Application Curves
    3. 7.3 Power Supply Recommendations
    4. 7.4 Layout
      1. 7.4.1 Layout Guidelines
      2. 7.4.2 Layout Example
  9. Device and Documentation Support
    1. 8.1 Device Support
      1. 8.1.1 Development Support
      2. 8.1.2 Device Nomenclature
    2. 8.2 Documentation Support
      1. 8.2.1 Related Documentation
    3. 8.3 ドキュメントの更新通知を受け取る方法
    4. 8.4 サポート・リソース
    5. 8.5 Trademarks
    6. 8.6 静電気放電に関する注意事項
    7. 8.7 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

LP2951-Q1 は入力範囲の広い低ドロップアウト レギュレータ (LDO) で、2V~30V の入力電圧範囲に対応し、最大 100mA の負荷電流を供給できます。LP2951-Q1 は、同じデバイスから固定出力と可変出力のどちらでも出力できます。OUTPUT ピンと SENSE ピン、FEEDBACK ピンと VTAP ピンをそれぞれ相互に接続すると、LP2951-Q1 の出力電圧は 3.3V または 5V に固定されます。または、SENSE ピンと VTAP ピンをオープンのままにして、FEEDBACK を外部の分圧抵抗に接続します。この構成では、出力を 1.2V~29V の範囲内で任意の値に設定できます。

LP2951-Q1 には、フィードバック ピンの電圧を監視して出力電圧のステータスを示す ERROR 出力があります。SHUTDOWN 入力と ERROR 出力を使用して、システムの複数の電源をシーケンシングできます。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2)
LP2951-33-Q1 DRG (WSON、8) 3mm × 3mm
LP2951-50-Q1
LP2951-50-Q1 D (SOIC、8) 4.9mm × 6mm
詳細については、「セクション 10」セクションを参照してください。
パッケージ サイズ (長さ × 幅) は公称値で、該当する場合はピンも含まれます。
LP2951-Q1 ドロップアウト電圧と温度との関係 (新チップ)
VIN = 4.9V
ドロップアウト電圧と温度との関係 (新チップ)
LP2951-Q1 代表的なアプリケーション回路代表的なアプリケーション回路