JAJSJD9R
july 2004 – july 2023
LP2985
,
LP2985A
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Output Enable
7.3.2
Dropout Voltage
7.3.3
Current Limit
7.3.4
Undervoltage Lockout (UVLO)
7.3.5
Output Pulldown
7.3.6
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
Device Functional Mode Comparison
7.4.2
Normal Operation
7.4.3
Dropout Operation
7.4.4
Disabled
8
Application and Implementation
8.1
Application Information
8.1.1
Recommended Capacitor Types
8.1.2
Input and Output Capacitor Requirements
8.1.3
Noise Bypass Capacitor (CBYPASS)
8.1.4
Reverse Current
8.1.5
Power Dissipation (PD)
8.1.6
Estimating Junction Temperature
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
ON/OFF Operation
8.2.3
Application Curves
8.3
Power Supply Recommendations
8.4
Layout
8.4.1
Layout Guidelines
8.4.2
Layout Example
9
Device and Documentation Support
9.1
Device Nomenclature
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
Trademarks
9.5
静電気放電に関する注意事項
9.6
用語集
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DBV|5
MPDS018T
サーマルパッド・メカニカル・データ
発注情報
jajsjd9r_oa
jajsjd9r_pm
1
特長
V
IN
範囲 (新チップ):2.5V~16V
V
OUT
範囲 (新チップ):
1.2V~5.0V (固定、100mV ステップ)
V
OUT
精度:
±1% (A グレードの従来チップ)
±1.5% (標準グレードの従来チップ)
±0.5% (新チップのみ)
負荷および温度の全範囲にわたって ±1% の出力精度 (新チップの場合)
出力電流:最大 150mA
低い I
Q
(新チップ):71μA (I
LOAD
= 0mA の場合)
低い I
Q
(新チップ):750μA (I
LOAD
= 150mA の場合)
シャットダウン電流:
0.01μA (標準値) (従来チップ)
1.12μA (標準値) (新チップ)
低ノイズ:30μV
RMS
(10nF のバイパス・コンデンサを使用した場合)
出力電流制限および過熱保護
2.2µF のセラミック・コンデンサで安定動作
高い PSRR:1kHz で 70dB、1MHz で 40dB
動作時接合部温度:-40℃~+125℃
パッケージ:5 ピン SOT-23 (DBV)