JAJSAB5F
December 2006 – November 2016
LP38853
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Timing Requirements
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Undervoltage Lockout (UVLO)
7.3.2
Supply Sequencing
7.3.3
Reverse Voltage
7.3.4
Soft-Start
7.3.5
Setting The Output Voltage
7.3.6
Enable (EN) Operation
7.4
Device Functional Modes
7.4.1
Input Voltage
7.4.2
Bias Voltage
7.4.3
Enable Operation
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
External Capacitors
8.2.2.1.1
Input Capacitor
8.2.2.1.2
Output Capacitor
8.2.2.1.3
Bias Capacitor
8.2.2.1.4
Set The Output Voltage
8.2.2.1.5
Feed Forward Capacitor, CFF
8.2.2.2
Power Dissipation and Heat Sinking
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Examples
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
KTW|7
MPSF015
DDA|8
MPDS092F
NDZ|7
MMSF005
サーマルパッド・メカニカル・データ
KTW|7
PPTD278
DDA|8
PPTD272A
発注情報
jajsab5f_oa
jajsab5f_pm
11
デバイスおよびドキュメントのサポート