JAJSD65C february 2017 – february 2023 PGA460-Q1
PRODUCTION DATA
PGA460-Q1 デバイスには 2 つの通信インターフェイスが搭載されており、それぞれにピンが割り当てられています。時間コマンド・インターフェイスは、オープン・ドレイン出力構造の IO ピンに接続されており、内部の 10kΩ プルアップ抵抗によりバッテリ・レベルの電圧で通信できます。非同期 UART インターフェイスは、IO ピンで通信でき、RXD および TXD ピンにも接続されています。3 つ目のインターフェイス・オプションは、RXD ピンと TXD ピンでのみ利用可能な同期 USART インターフェイスを使用することです。この通信は、シリアル・クロック入力に SCLK ピンを使用し、最高速のデータ・レート・モードです。RXD および TXD ピンでの USART 通信は、TEST ピンの機能 セクションで説明しているように、構成されている IOREG 電圧に応じて、3.3V または 5V の CMOS レベルで利用できます。
システムにおいて時間コマンド・インターフェイスと UART インターフェイスの両方を同時に使用する可能性は低いため、PGA460-Q1 デバイスは、IO ピン・トランシーバをディセーブルにして電力を維持できます。そのためには、IO_IF_SEL ビットを 0 にし、IO_DIS ビットを 1 にする必要があります。このビットは、RXD および TXD ピン経由でのみ通信が可能な IO ピン・トランシーバを直ちにディセーブルにします。IO_DIS ビットを 0 に戻しても、IO インターフェイスは再イネーブルされません。IO_DIS ビットが意図せずに設定された場合、PGA460-Q1 デバイスはパワー・サイクル時に IO インターフェイスを回復できます (IO_DIS ビットを 0 にリセット)。ただし、このビットの値が EEPROM にプログラムされている場合、デバイスは、電源投入時、常に EEPROM でプログラムされた値に従います。